KR960002556Y1 - Apparatus for edge enhancement and noise reduction for video signal - Google Patents

Apparatus for edge enhancement and noise reduction for video signal Download PDF

Info

Publication number
KR960002556Y1
KR960002556Y1 KR2019900020933U KR900020933U KR960002556Y1 KR 960002556 Y1 KR960002556 Y1 KR 960002556Y1 KR 2019900020933 U KR2019900020933 U KR 2019900020933U KR 900020933 U KR900020933 U KR 900020933U KR 960002556 Y1 KR960002556 Y1 KR 960002556Y1
Authority
KR
South Korea
Prior art keywords
output
outputting
pass filter
noise
input
Prior art date
Application number
KR2019900020933U
Other languages
Korean (ko)
Other versions
KR920014363U (en
Inventor
안건영
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR2019900020933U priority Critical patent/KR960002556Y1/en
Publication of KR920014363U publication Critical patent/KR920014363U/en
Application granted granted Critical
Publication of KR960002556Y1 publication Critical patent/KR960002556Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/142Edging; Contouring

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)

Abstract

내용 없음.No content.

Description

영상윤곽 보상과 노이즈 제거회로Image contour compensation and noise reduction circuit

제1도는 종래의 회로도1 is a conventional circuit diagram

제2도는 본 고안에 따른 회로도2 is a circuit diagram according to the present invention

제3도는 제2도의 주요 부분의 파형도3 is a waveform diagram of the main part of FIG.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

201 : 버퍼부 202 : 지연부201: buffer section 202: delay section

203 : 윤곽 보상 바이어스 204 : 노이즈 제거부203: contour compensation bias 204: noise removing unit

205 : 고역통과필터 206 : 저역통과필터205: high pass filter 206: low pass filter

207 : 가산기 SW1 : 노이즈 제거스위치207: adder SW1: noise canceling switch

본 고안은 영상신호 처리회로에서 윤곽보상 회로에 관한 것으로서, 특히 윤곽보상과 함께 윤곽노이즈도 제거할 수 있는 회로에 관한 것이다.The present invention relates to a contour compensation circuit in an image signal processing circuit, and more particularly to a circuit capable of removing contour noise together with contour compensation.

일반적으로 윤곽보상회로는 제1도와 같이, 지연소자(101)를 통해 입력휘도신호(YS)를 지연시키고 그 신호와 원래의 휘도신호(YS)를 가산기(102, 103)로 가산하여 윤곽을 보상하였다.In general, the contour compensating circuit delays the input luminance signal YS through the delay element 101 and adds the signal and the original luminance signal YS to the adders 102 and 103 to compensate for the contour as shown in FIG. It was.

그리고 윤곽을 보상한 휘도신호를 저역통과필터(104)와 고역통과필터(107)을 통과시킨 뒤 가산기(108)에서 상기 저역통과필터(104)와 상기 고역통과필터(107)의 신호를 가산하여 출력하므로서 노이즈를 제거하였다.After passing through the low pass filter 104 and the high pass filter 107, the luminance signal having the contour compensation is added, and then the signals of the low pass filter 104 and the high pass filter 107 are added by the adder 108. Noise was removed by outputting.

그러나 이상과 같이 일반적인 윤곽보상 회로는 회로구성이 어렵고 저역통과필터(104)와 고역통과필터(107)의 특성에 의한 노이즈의 제거효과 보다도 링깅이 더 발생하는 문제점이 발생되었다.However, as described above, the general contour compensating circuit has a problem in that the circuit configuration is difficult and the ringing occurs more than the noise removal effect due to the characteristics of the low pass filter 104 and the high pass filter 107.

따라서 본 고안의 목적은 윤곽 보상 회로를 트랜지스터를 이용하여 구성하고 다이오드를 통해 노이즈를 제거함으로써 윤곽보상과 노이즈제거시 효율을 놓일 수 있는 회로를 제공함에 있다.Accordingly, an object of the present invention is to provide a circuit that can reduce contour compensation and noise removal efficiency by constructing a contour compensation circuit using a transistor and removing noise through a diode.

이하 본 고안을 첨부된 도면을 참조하여 상세히 설명한다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

제2도는 본 고안에 따른 회로도로서,2 is a circuit diagram according to the present invention,

입력휘도신호(YS)를 버퍼링하여 출력하는 버퍼부(201)와,A buffer unit 201 for buffering and outputting the input luminance signal YS;

상기 버퍼부(201)의 출력을 지연하여 출력하는 지연부(202)와,A delay unit 202 for delaying and outputting the output of the buffer unit 201,

상기 지연부(202)에서 지연출력하는 신호가 입력될때 트랜지스터(az)를 통해 입력신호를 버퍼링하여 에미터에서 출력하고 입력신호의 윤곽을 부스트하여 콜렉터에서 출력하는 윤곽보상 바이어스부(203)와,Contour compensation bias unit 203 for buffering the input signal through the transistor az and outputting the emitter and boosting the contour of the input signal when outputting the delayed signal from the delay unit 202 by the collector;

상기 윤곽보상 바이어스부(203)의 콜렉터 출력이 입력될때 고주파 노이즈를 제거 또는 통과시키는 노이즈제거 조절부(204)와,A noise removing controller 204 for removing or passing high frequency noise when the collector output of the contour compensation bias unit 203 is input,

상기노이즈 제거조절부(204)의 출력중 저역을 차단하여 출력하는 고역통과 필터(205)와,A high pass filter 205 for blocking and outputting low frequencies from the output of the noise removing control unit 204,

상기 윤곽보상 바이어스부(203)의 에미터 출력중 고역을 차단하여 출력하는 저역통과필터(206)와,A low pass filter 206 for blocking and outputting a high range of the emitter output of the contour compensation bias unit 203,

상기 저역통과필터(206)의 출력과 상기 고역통과필터(205)의 출력을 가산하여 출력하는 가산기(207)로 구성된다.And an adder 207 for adding and outputting the output of the low pass filter 206 and the output of the high pass filter 205.

제3도는 상기 제2도의 주요부분의 파형도로서 A), B), C), D), C'), D')는 제2도의 A, B, C, D점의 파형이다. C), D)는 상기 제2도에서 노이즈 제거스위치(SW1)가 오프(off) 상태일때 파형이고 C'), D')는 상기 노이즈 제거스위치(SW1)가 온(on) 상태일때 파형이다.3 is a waveform diagram of the main part of FIG. 2, and A), B), C), D), C '), and D') are waveforms of points A, B, C, and D of FIG. C) and D) are waveforms when the noise canceling switch SW1 is off in FIG. 2, and C ') and D' are waveforms when the noise canceling switch SW1 is on. .

따라서 상기 제2도와 제3도를 참조로 본 고안의 일실시예를 설명한다.Therefore, an embodiment of the present invention will be described with reference to FIGS. 2 and 3.

콜렉터로 분리된 휘도신호(YS)가 버퍼부(201)의 트랜지스터(Q1) 베이스에 입력된다 이때 버퍼부(201)는에미터 플로워 회로이므로 입력되는 신흐를 증폭하지 않고 임피던스 매칭등 다음단과 매칭작용을 하도록 동작하여 입력신호를 메이터 저항(R2)와 부저항(R1)을 통해 출력한다.The luminance signal YS separated by the collector is input to the base of the transistor Q 1 of the buffer unit 201. At this time, since the buffer unit 201 is an emitter follower circuit, it matches the next stage such as impedance matching without amplifying the input signal. It operates to function to output the input signal through the mater resistor (R2) and the negative resistor (R1).

상기 부하저항(R1)을 통해 출력된 휘도신호(YS)는 지연부(202)를 거치면서 소정 위상 지연된뒤 윤곽보상바이어스부(203)의 트랜지스터(Q2) 베이스에 입력된다. 이때의 입력파형은 제3도의 a)와 같다.The luminance signal YS output through the load resistor R 1 is delayed by a predetermined phase while passing through the delay unit 202 and then input to the transistor Q2 base of the contour compensation bias unit 203. At this time, the input waveform is the same as a) in FIG.

윤곽보상 바이어스부(203)의 콜렉터에는 코일(L1)과 캐패시터(C1)로 구성된 미분회로가 구성되어 있으며 입력되는 신호가 콜렉터로 출력될 때는 미분되어 고주파 윤곽부분이 강조되어 출력된다. 에미터에서는 입력신호와 동일한 신호가 출력되며 이 신호는 저역통과필터(206)을 거치면서 고주파 잡음이 포함되어 있을 경우 제3도의 b)와 같이 제거된다.In the collector of the contour compensation bias unit 203, a differential circuit composed of a coil L1 and a capacitor C1 is configured. When the input signal is output to the collector, the derivative is differentiated and the high frequency contour portion is highlighted. The emitter outputs the same signal as the input signal, which is removed as shown in b) in the case where high frequency noise is included while passing through the low pass filter 206.

상기 윤곽보상 바이어스부(203)의 콜렉터 출력되는 고주파 윤곽이 보상된 신호는 노이즈 제거 조절부(204)에 입력되어 캐피시터(C6)과 노이즈 제거스위치(SW1)의 상태에 따라 고주파 잡음이 제거되거나 또는 포함되어 통과된다. 그리고 상기 노이즈제거 조절부(204)를 통과한 신호는 고역통과필터(205)를 거쳐 출력된다. 이때 고역통과필터(205)의 출력파형은 상기 노이즈제거 스위치(SW1)가 은(on)되어 있을 때는 상기 제3도의 c')와 같은 파형이 되고 상기 노이즈 제거 스위치(SW1)가 오프되어 있을때는 상기 제3도의 c)와 같은 파형으로 된다.The high frequency contour-compensated signal output from the collector compensation bias unit 203 is compensated for input to the noise removing controller 204 to remove the high frequency noise according to the state of the capacitor C6 and the noise removing switch SW1. Included and passed. The signal passing through the noise removing controller 204 is output through the high pass filter 205. At this time, the output waveform of the high pass filter 205 becomes a waveform as shown in c 'of FIG. 3 when the noise removing switch SW1 is turned on, and when the noise removing switch SW1 is turned off. It becomes a waveform like c) of FIG.

또한 상기 고역통과필터(205)의 출력과 상기 저역통과필터(206)의 출력은 가신기(207)에서 가산되므로서 최초에 입력된 휘도신호(YS)중 고주파 윤곽이 보상되는데, 이때의 파형은 상기 노이즈 제거스위치(SW1)가 오프(off)되어 있을때 상기 제3도의 d)와 같은 파형이 되고 상기 노이즈제거 스위치(SW1)가 온되어 있을 때는상기 제3도의 d')와 같은 파형이 된다.In addition, the output of the high pass filter 205 and the output of the low pass filter 206 are added by the trailing device 207 to compensate for the high frequency contour of the luminance signal YS initially input. When the noise canceling switch SW1 is off, the waveform is the same as d) of FIG. 3, and when the noise canceling switch SW1 is on, the waveform is the same as d 'of FIG.

이상과 같이 동작할때 본 고안은 출력에서 링깅이 발생되지 않으며 종래 회로보다 효율적으로 노이즈가 제거되는 이점이 있다.When operating as described above, the present invention has no advantage in that ringing does not occur at the output and noise is removed more efficiently than conventional circuits.

Claims (1)

영상윤곽 보상과 노이즈 제거회로에 있어서,In image contour compensation and noise reduction circuit, 입력휘도신호(YS)를 버퍼링하여 출력하는 버퍼부(201)와,A buffer unit 201 for buffering and outputting the input luminance signal YS; 상기 버퍼부(201)를 출력을 지연하여 출력하는 지연부(202)와,A delay unit 202 for delaying the output of the buffer unit 201, and 상기 지연부(202)에서 지연출력하는 신호가 입력될때 입력신호를 트랜지스터(az)를 통해 버퍼링하여 에미터에서 출력하고 입력신호의 윤곽을 부스트하여 콜렉터에서 출력하는 윤곽보상 바이어스부(203)와,A contour compensation bias unit 203 for buffering an input signal through a transistor az and outputting the signal from the emitter when the delayed output signal from the delay unit 202 is input, boosting the contour of the input signal, and outputting from the collector; 상기 윤곽보상 바이어스부(203)의 콜렉터 출력이 입력될때 고주파 노이즈를 제거 또는 통과시키는 노이즈제거 조절부(204)와,A noise removing controller 204 for removing or passing high frequency noise when the collector output of the contour compensation bias unit 203 is input, 상기 노이즈 제거조절부(204)의 출력중 저역을 차단하여 출력하는 고역통과필터(205)와,A high pass filter 205 for blocking and outputting low frequencies from the output of the noise removing controller 204, 상기 윤곽보상 바이어스부(203)의 에미터 출력중 고역을 차단하여 출력하는 저역통과필터(206)와,A low pass filter 206 for blocking and outputting a high range of the emitter output of the contour compensation bias unit 203, 상기 저역통과필터(206)의 출력과 상기 고역통과필터(205)의 출력을 가산하여 출력하는 가산기(207)로 구성함을 특징으로 하는 회로And an adder 207 for adding and outputting the output of the low pass filter 206 and the output of the high pass filter 205.
KR2019900020933U 1990-12-26 1990-12-26 Apparatus for edge enhancement and noise reduction for video signal KR960002556Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019900020933U KR960002556Y1 (en) 1990-12-26 1990-12-26 Apparatus for edge enhancement and noise reduction for video signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019900020933U KR960002556Y1 (en) 1990-12-26 1990-12-26 Apparatus for edge enhancement and noise reduction for video signal

Publications (2)

Publication Number Publication Date
KR920014363U KR920014363U (en) 1992-07-27
KR960002556Y1 true KR960002556Y1 (en) 1996-03-27

Family

ID=19307782

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019900020933U KR960002556Y1 (en) 1990-12-26 1990-12-26 Apparatus for edge enhancement and noise reduction for video signal

Country Status (1)

Country Link
KR (1) KR960002556Y1 (en)

Also Published As

Publication number Publication date
KR920014363U (en) 1992-07-27

Similar Documents

Publication Publication Date Title
CA2316992A1 (en) Image processor
KR930003566B1 (en) Picture quality adjusting circuit
KR100581160B1 (en) Apparatus for emphasizing sharpness of picture images
US4268793A (en) Noise eliminating circuit
KR960002556Y1 (en) Apparatus for edge enhancement and noise reduction for video signal
KR950013627B1 (en) Ghost cancelling circuit
KR890001379A (en) Video signal processing method and converter for same
JP2551205B2 (en) Contour correction circuit
KR890004853B1 (en) Circuits for processing video signals
KR880004462A (en) Digital video signal processing circuit
KR900004179A (en) Noise Reduction Circuit
KR910004005A (en) Horizontal contour correction method and circuit
KR950026173A (en) Contour Compensation Noise Reduction Circuit and Method
KR950005041B1 (en) Image signal wave form set-form circuit
KR930008805A (en) VRL linear phase noise cancellation circuit
KR0126399B1 (en) Noise reducing circuit for high definition mode reproduction
JP3021194B2 (en) Comb-type filter in video equipment
JPH01251959A (en) Ringing removing circuit
KR960007563Y1 (en) A circuit for compensating brightness signal of t.v
JPS62263723A (en) Noise elimination circuit
JPH0691629B2 (en) Color video signal processing circuit
JPH05327414A (en) Cyclic digital filter
JPS61172485A (en) Video signal processing circuit
KR930024446A (en) Edge enhancement circuit
JPS62272768A (en) Distortion removal circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19990227

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee