KR910009904B1 - Electronics loading reactive power meter - Google Patents

Electronics loading reactive power meter Download PDF

Info

Publication number
KR910009904B1
KR910009904B1 KR1019860000497A KR860000497A KR910009904B1 KR 910009904 B1 KR910009904 B1 KR 910009904B1 KR 1019860000497 A KR1019860000497 A KR 1019860000497A KR 860000497 A KR860000497 A KR 860000497A KR 910009904 B1 KR910009904 B1 KR 910009904B1
Authority
KR
South Korea
Prior art keywords
voltage
signal
circuit
microprocessor
voltage signal
Prior art date
Application number
KR1019860000497A
Other languages
Korean (ko)
Other versions
KR870007428A (en
Inventor
김종필
Original Assignee
금성계전 주식회사
최근선
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 금성계전 주식회사, 최근선 filed Critical 금성계전 주식회사
Priority to KR1019860000497A priority Critical patent/KR910009904B1/en
Publication of KR870007428A publication Critical patent/KR870007428A/en
Application granted granted Critical
Publication of KR910009904B1 publication Critical patent/KR910009904B1/en

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R11/00Electromechanical arrangements for measuring time integral of electric power or current, e.g. of consumption
    • G01R11/30Dynamo-electric motor meters
    • G01R11/32Watt-hour meters

Abstract

The digital reactive power mater using a microprocessor comprises a voltage divider (20) generating two voltage signals (ev) having phase difference of 180 deg.C each other and being prorportional to the load voltage, a current/voltage converter (21) generating the voltage signal (ei) being proportional to the load voltage, a multiplexer (25) selecting one signal from sample/hold circuits (23,24) sampling and holding the signals (ev,ei), and A/D converter (26) converting the multiplexed analog signal to the digital one, a detector (27) detecting the phase delayed time of the voltage signal (ev), a microprocessor (29) calculating the consuming power, and a display (30) showing the results.

Description

전자식 적산무효 전력계Electronic integrated reactive power meter

제1도는 종래 기술의 적산 전력계를 블록선도로 보인 구성도.1 is a block diagram showing an integrated power meter of the prior art as a block diagram.

제2도는 본 발명의 전자식 적산 전력계를 상세히 보인 블록구성도.2 is a block diagram showing in detail the electronic integrated power meter of the present invention.

제3도는 본 발명에 적용한 마이크로프로세서의 흐름을 보여주는 플로우챠트.Figure 3 is a flow chart showing the flow of the microprocessor applied to the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for the main parts of the drawings

20 : 분압회로 21 : 전류-전압 변환회로20: voltage divider circuit 21: current-voltage conversion circuit

23, 24 : 샘플링 및 홀딩회로 25 : 멀티플렉서23, 24: sampling and holding circuit 25: multiplexer

26 : A/D 변환기 29 : 마이크로 프로세서26: A / D converter 29: microprocessor

본 발명은 전자식 적산 전력량계에 관한 것으로, 특히 마이크로 프로세서를 이용한 디지틀식의 무효적산 전력계에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an electronic integrated power meter, and more particularly, to a digital reactive integrated power meter using a microprocessor.

종래에는 아날로그식의 적산 전력계들이 사용되어 왔었고, 이러한 적산 전력계들은 전력 공급선의 부하전압에 비례하는 전압신호(

Figure kpo00001
v)를 공급하기 위한 중배회로와, 중배회로의 출력 전압신호가 주파수 신호를 공급하기 위해 적분되는 전압 대주파수 변환회로로 구성되어 있었다.Conventional analog integrated wattmeters have been used, and these integrated wattmeters have a voltage signal proportional to the load voltage of the power supply line.
Figure kpo00001
v ) and a voltage-to-frequency conversion circuit in which the output voltage signal of the doubling circuit is integrated to supply a frequency signal.

따라서 이 적산 전력계들은 중배회로와 전압 대 주파수 변화회로가 연산 증폭기로 구성되어 있으므로, 적산전력계의 정확도가 전 범위에 관한 상대오차 대신에 사실 측정치에 관한 절대오차로 표현되기 때문에, 전력계의 측정의 정확도에 나쁜 영향을 주는 동시에 연산증폭기의 오프셋 전압이 나타나는 결과가 되었다. 이에 따라 최근에는 오프셋 전압을 제거하기 위하여 연산 증폭기에는 적분회로를 부가하고, 적분회로의 적분출력전압이 미리 결정한 전압값을 가진 비교회로를 구성시킨 주파수 변환회로를 구비하도록 하였다.Therefore, since the integrated power meter is composed of an op amp with a doubling circuit and a voltage-to-frequency change circuit, the accuracy of the measurement of the power meter is expressed because the accuracy of the integrated power meter is expressed as an absolute error about the actual measurement instead of the relative error of the entire range. This adversely affects the op amp's offset voltage. Accordingly, in recent years, in order to remove the offset voltage, an operational amplifier is added to the operational amplifier, and a frequency conversion circuit including a comparison circuit having a predetermined voltage value of the integrated output voltage of the integrated circuit is provided.

이와 같은 적산 전력계는 Ac 전원의 아날로그 주파수를 구형파 펄스로써 이용하도록 하는 것으로, 다상의 적산전력계를 구성시키는 정도의 확장 기능을 가질 수 있을 뿐이었다.Such an integrated power meter uses the analog frequency of the Ac power supply as a square wave pulse, and could only have an extended function that constitutes a multiphase integrated power meter.

제1도는 종래 기술의 구체적인 실시예를 보여주는 구성도로서 그 동작을 설명하면, 전력공급선에 인가되는 부하 전압에 비례하는 전압신호

Figure kpo00002
v가 트랜스포머(1)에 의해 감지되고, 그 전압신호
Figure kpo00003
v가 펄스폭 변조회로(2)에 인가되어 전압신호
Figure kpo00004
v의 값에 비례하는 펄스폭 듀티사이클(duty-cycle) 신호를 발생시켜 지연회로(3)에 인가한다. 지연회로(3)는 출력 펄스발생회로(4)에 연결되어 있으며, 펄스 발생회로(4)의 펄스 주기마다 진폭은 서로 같고 위상차가 180°인 두 개의 신호를 출력한다. 지연시간검출회로(5)는 트랜스포머(1)의 출력양단의 지연회로(3)에 병렬 연결되어 지연회로(3)에서의 출력신호가 180°위상차를 갖고 있는가를 검출한다.1 is a block diagram showing a specific embodiment of the prior art, the operation of the voltage signal is proportional to the load voltage applied to the power supply line
Figure kpo00002
v is sensed by the transformer 1 and its voltage signal
Figure kpo00003
v is applied to the pulse width modulation circuit 2 to supply a voltage signal.
Figure kpo00004
A pulse width duty-cycle signal proportional to the value of v is generated and applied to the delay circuit 3. The delay circuit 3 is connected to the output pulse generating circuit 4, and outputs two signals having the same amplitude and 180 ° phase difference for each pulse period of the pulse generating circuit 4. The delay time detection circuit 5 is connected in parallel with the delay circuit 3 on both ends of the output of the transformer 1 to detect whether the output signal from the delay circuit 3 has a 180 ° phase difference.

한편 전력 공급선의 부하전류에 비례하는 전압신호

Figure kpo00005
v는 전류트랜스포머(6)에서 시분할 승산회로(7)에 공급된다. 이 시분할 승산회로(7)는 지연회로(3)에 의한 두 개의 전압신호
Figure kpo00006
v와 소모전류에 비례하는 전압신호
Figure kpo00007
i의 적에 비례하는 직류전압
Figure kpo00008
op
Figure kpo00009
on를 발생시킨다. 이 전류전압
Figure kpo00010
op
Figure kpo00011
on은 각기 저항(8)(8′) 및 캐패시터(9)(9′)로 이루어지는 저역필터를 경유하여 전압 펄스 주파수 변환회로(10)에 인가된다. 이 전압펄스 주파수 변환회로(10)는 전압펄스에 대한 주파수 신호를 출력하여 분주회로(11)에 인가한다. 분주회로(11)는 주파수를 미리 정하여진 소정 값으로 분주하여 이 신호를 카운트하고 표시회로(12)에 인가하므로서 소비전력량을 표시하도록 한다.Voltage signal proportional to load current of power supply line
Figure kpo00005
v is supplied to the time division multiplication circuit 7 in the current transformer 6. This time division multiplication circuit (7) comprises two voltage signals by the delay circuit (3).
Figure kpo00006
Voltage signal proportional to v and current consumption
Figure kpo00007
DC voltage proportional to the product of i
Figure kpo00008
op and
Figure kpo00009
raises on This current voltage
Figure kpo00010
op and
Figure kpo00011
on is applied to the voltage pulse frequency conversion circuit 10 via a low pass filter consisting of resistors 8 (8 ') and capacitors 9 (9'), respectively. The voltage pulse frequency conversion circuit 10 outputs a frequency signal with respect to the voltage pulse and applies it to the frequency divider circuit 11. The frequency dividing circuit 11 divides the frequency into a predetermined value, counts this signal and applies it to the display circuit 12 so as to display the amount of power consumption.

그러므로 이러한 종래 구성은 그 기능이 현재의 소비전류를 적산하고, 상기에서와 같이 다상 적산 전력계를 구성시키는 정도로 제한되어 있다.Therefore, such a conventional configuration is limited to the extent that its function integrates the current consumption current and constitutes a polyphase integrated power meter as described above.

따라서 본 발명은 이에 착안하여 안출한 것으로, 마이크로 프로세서를 이용하여 전력적산을 디지틀방식으로 표시할 수 있고(사용전력량을 월별, 분기별 또는 1년 단위로 표시할 수 있을 뿐만아니라), 금액 표시기능까지 추가할 수 있는 다기능의 전자식 적산 무효전력계를 제공하는 것을 목적으로 한다.Therefore, the present invention has been devised in view of this, it is possible to digitally display the power integration by using a microprocessor (not only can display the amount of power used monthly, quarterly or yearly), the amount display function It is an object of the present invention to provide a multifunctional electronic integrated reactive power meter that can be added up to.

이를 위하여 본 발명은 부하전압에 비례하고 서로 180°의 위상차를 갖는 두가지 신호의 전압신호(

Figure kpo00012
v)를 발생하는 분압회로(20)와, 부하전류에 비례하는 전압신호(
Figure kpo00013
i)를 발생하는 전류-전압 변화회로(21)와, 두 전압신호(
Figure kpo00014
v,
Figure kpo00015
i)를 각각 샘플홀딩하는 샘플링 및 홀딩회로(23,24)와, 그 샘플링 및 홀딩회로(23,24)에서 샘플링된 전압신호(
Figure kpo00016
v,
Figure kpo00017
i)중 어느 하나를 선택하는 멀티플렉서(25)와, 그 멀티플렉서(25)에서 출력되는 아날로그 신호를 디지틀 신호로 변환되는 A/D 변환기(26)와, 그 분압회로(20)로부터 발생된 전압신호(
Figure kpo00018
v)를 입력으로 하여 그의 일측단자에 접속된 클럭펄스 발생수단으로부터 입력되는 펄스신호에 따라 전압신호(
Figure kpo00019
v)의 위상지연신호를 검출하는 지연시간 검출회로(27)와, 클럭펄스 발생수단의 출력펄스에 의해 지연시간 검출회로(27)로부터 입력되는 위상지연신호에 상응하여 해당단자에 지령신호를 발생하고, 그 지령신호에 따라 산출된 값에 의해 소비전력을 적산하는 마이크로프로세서(29)와, 적산된 소비전력을 나타내는 표시수단(30)으로 이루어지고, 상기 마이크로프로세서의 지령신호에 의거하여 동시에 상기 샘플링된 전압신호(
Figure kpo00020
v,
Figure kpo00021
i)를 발생하고, 상기 샘플링된 전압신호(
Figure kpo00022
v,
Figure kpo00023
i)중 어느 하나를 선택하며, 상기 선택된 전압신호를 디지틀 신호로 변환하도록 동작하는 구성을 갖는다.To this end, the present invention is a voltage signal of two signals proportional to the load voltage and having a phase difference of 180 ° from each other (
Figure kpo00012
a voltage dividing circuit 20 for generating v ) and a voltage signal proportional to the load current (
Figure kpo00013
a current-voltage change circuit 21 for generating i ) and two voltage signals (
Figure kpo00014
v ,
Figure kpo00015
i ) sampling and holding circuits 23 and 24 for sample holding, respectively, and voltage signals sampled from the sampling and holding circuits 23 and 24, respectively.
Figure kpo00016
v ,
Figure kpo00017
i ) a multiplexer 25 for selecting any one of them, an A / D converter 26 for converting an analog signal output from the multiplexer 25 into a digital signal, and a voltage signal generated from the voltage divider circuit 20. (
Figure kpo00018
v ) as an input and according to the pulse signal input from the clock pulse generating means connected to one terminal thereof,
Figure kpo00019
v ) generates a command signal at a corresponding terminal corresponding to the phase delay signal input from the delay time detection circuit 27 by the delay time detection circuit 27 for detecting the phase delay signal and the output pulse of the clock pulse generating means. And a microprocessor 29 for integrating power consumption based on a value calculated according to the command signal, and a display means 30 for indicating the summed power consumption, and simultaneously based on the command signal of the microprocessor. Sampled voltage signal
Figure kpo00020
v ,
Figure kpo00021
i ) and the sampled voltage signal (
Figure kpo00022
v ,
Figure kpo00023
i ) select any one of the steps, and operate to convert the selected voltage signal into a digital signal.

더하여 마이크로 프로세서내에서 무효전력 Q가 다음식으로 구해진다.In addition, the reactive power Q in the microprocessor is obtained by the following equation.

Figure kpo00024
Figure kpo00024

(부하전압 : V, 소비전류 : I, 역률각 : θ)(Load voltage: V, current consumption: I, power factor: θ)

여기서

Figure kpo00025
가 되므로 부하전압 V에 대하여 소비전류 I를
Figure kpo00026
(90°)만 위상을 위치 변경하여 승산한 무효 전력을 얻도록 구성되어 있으며, 또한 마이크로 프로세서가 이들 구성을 제어하면서, 소정의 다기능을 표시할 수 있도록 설치되어 있다.here
Figure kpo00025
Current consumption I with respect to the load voltage V
Figure kpo00026
Only 90 degrees is configured to obtain a reactive power multiplied by repositioning the phase, and the microprocessor is provided so that a predetermined multifunction can be displayed while controlling these configurations.

그러므로 본 발명은 분압회로가 전압신호를

Figure kpo00027
v를 발생시키고, 전류-전압 변환회로가 상기 전압회로
Figure kpo00028
v에 비례하는 전압신호
Figure kpo00029
i를 발생시키고, 상기 분압회로와 전류-전압 변환회로에 개별적으로 연결되는 샘플링 및 홀딩회로가 이들 전압(
Figure kpo00030
v,
Figure kpo00031
i)를 샘플링하고, 이 샘플링된 신호를 멀티플렉서가 마이크로 프로세서의 지령신호에 의하여 어느 하나를 선택하며, 그 신호를 A/D 변환기에 공급한다. A/D 변환기는 마이크로 프로세서의 지령에 따라 선택된 전압 신호를 디지틀 신호로 변환하여 마이크로 프로세서에 데이터 신호로 공급하여, 마이크로 프로세서가 이들 신호를 카운트하고 기억하게 하며, 마이크로프로세서는 지연시간 검출회로에 의하여 지령신호 주기를 결정한다.Therefore, in the present invention, the voltage divider circuit
Figure kpo00027
v generates a current-voltage conversion circuit and the voltage circuit
Figure kpo00028
voltage signal proportional to v
Figure kpo00029
sampling and holding circuits that generate i and are separately connected to the voltage divider circuit and the current-voltage conversion circuit.
Figure kpo00030
v ,
Figure kpo00031
i ) is sampled, the multiplexer selects any one of the sampled signals by the command signal of the microprocessor, and supplies the signal to the A / D converter. The A / D converter converts the selected voltage signal according to the microprocessor's instruction into a digital signal and supplies the data to the microprocessor as a data signal so that the microprocessor counts and memorizes these signals. Determine the command signal period.

따라서 본 발명은 마이크로프로세서를 구비하여서 마이크로 프로세서의 연산 및 기억기능을 최대로 활용하므로 적산전력계의 기능을 다변환시킬 수 있다.Therefore, the present invention is provided with a microprocessor to maximize the operation and memory functions of the microprocessor, so that the function of the integrated power meter can be diversified.

본 발명은 첨부된 제2 및 제3도를 참조하여 상세히 기술하면 다음과 같다.The present invention is described in detail with reference to the attached second and third drawings as follows.

부하전압(V)에 비례하는 180°의 위상차를 갖는 두가지 신호의 전압신호(

Figure kpo00032
v)가 분압회로(20)에서 발생되게 하고, 이 신호를 샘플링 및 홀딩회로(23)에 인가되게 하고, 소비전류(I)에 비례하는 전압신호
Figure kpo00033
i가 전류-전압 변환회로(21)를 경유하여 발생되게 하고, 이 신호를 샘플링 및 홀딩회로에 인가되게 한다. 샘플링 및 홀딩회로(23,24)는 전압신호
Figure kpo00034
v
Figure kpo00035
i를 개별적으로 샘플링하고 홀딩한다. 한편 전압신호
Figure kpo00036
v는 지연시간 검출회로(27)에 인가되고, 클럭펄스발생기(28)의 클럭펄스에 따라 전압신호
Figure kpo00037
v의 지연신호를 검출하여 마이크로 프로세서(29)에 인가하며, 마이크로프로세서(29)는 샘플링 및 홀딩회로(23,24)에 동시에 샘플링 신호를 출력할 것을(단계 31) 지령한다.Voltage signals of two signals having a phase difference of 180 ° proportional to the load voltage (V)
Figure kpo00032
v ) is generated in the voltage dividing circuit 20, the signal is applied to the sampling and holding circuit 23, and a voltage signal proportional to the current consumption I.
Figure kpo00033
i is generated via the current-voltage conversion circuit 21, and this signal is applied to the sampling and holding circuit. Sampling and holding circuits 23 and 24 are voltage signals
Figure kpo00034
v and
Figure kpo00035
Sample and hold i individually. Meanwhile voltage signal
Figure kpo00036
v is applied to the delay time detection circuit 27, and the voltage signal in accordance with the clock pulse of the clock pulse generator 28
Figure kpo00037
The delay signal of v is detected and applied to the microprocessor 29, which instructs the microprocessor 29 to output the sampling signal to the sampling and holding circuits 23 and 24 simultaneously (step 31).

이때 샘플링 및 홀딩회로(23,24)는 샘플링 신호를 동시에 멀티플렉서(25)에 인가한다. 그 다음 마이크로프로세서(27)는 클럭펄스 발생기(28)의 소정의 클럭 펄스수를 카운트한 후 멀티플렉서(25)에 전압신호

Figure kpo00038
v
Figure kpo00039
i중 어느 하나의 신호를 선택하여 출력할 것을 지령하여(단계 32) A/D 변환기(26)에 공급하도록 한다. 이때 마이크로 프로세서(29)는 A/D 변환기(26)에 변환 작동을 하도록 지령한다(단계 33). 그다음 A/D변환기(26)가 A/D 변화를 완료하면 완료신호(status signal)를 마이크로프로세서(29)에 공급한다. 마이크로프로세서(29)는 신호 변환 완료신호를 체크하여 디지틀 변환신호를 데이터 신호로써 입력하고(단계 34), 다시 지연시간 검출(단계 35)을 하게 되는데, 본 발명은 유효 전력량계에서 샘플링 데이터를 동시에 승산하는 것과는 달리 상기와 같이 전압데이터를 (90°)만큼 지연시켜서 전류데이터와 승산하므로, 분압회로(20)로부터의 전압신호
Figure kpo00040
v가 영레벨과 교차(zero crossing)할때와 피이크시간, 즉
Figure kpo00041
에 해당하는 시간을 클럭발생기(28)의 펄스를 카운트하므로 지연시간을 검출하고, 그다음 지연시간 동안의 입력된 데이터를 기억한 후(단계 36), 이 데이터를 전류데이터와 승산하며(단계 37), 이들 신호에 의하여 소비전력을 적산하여(단계 39) 표시기(30)에 표시도록 할 수 있다(단계 40).At this time, the sampling and holding circuits 23 and 24 apply the sampling signal to the multiplexer 25 at the same time. The microprocessor 27 then counts a predetermined number of clock pulses of the clock pulse generator 28 and then supplies a voltage signal to the multiplexer 25.
Figure kpo00038
v and
Figure kpo00039
A signal of one of i is selected and outputted (step 32) to be supplied to the A / D converter 26. At this time, the microprocessor 29 instructs the A / D converter 26 to perform a conversion operation (step 33). The A / D converter 26 then supplies a status signal to the microprocessor 29 upon completion of the A / D change. The microprocessor 29 checks the signal conversion completion signal, inputs the digital conversion signal as the data signal (step 34), and detects the delay time (step 35) again. The present invention multiplies the sampling data at the same time by the effective power meter. Unlike the above, since the voltage data is delayed by 90 ° and multiplied by the current data as described above, the voltage signal from the voltage dividing circuit 20 is increased.
Figure kpo00040
when v crosses zero level and peak time,
Figure kpo00041
Since the time corresponding to the pulse of the clock generator 28 is counted, the delay time is detected, the input data for the next delay time is stored (step 36), and this data is multiplied with the current data (step 37). By using these signals, power consumption can be accumulated (step 39) and displayed on the display 30 (step 40).

이와 같이 구성된 본 발명의 마이크로 프로세서(40)는 단계(39)에서 소비전력에 대하여 적산하는 것만을 예시하였으나, 마이크로 프로세서가 마이크로 컴퓨터임을 감안할 경우 기존 아날로그식과는 달리 정밀도는 물론이고 프로그램의 변경에 다른 여러 가지 기능을 추가할 수 있음을 알 수 있다.The microprocessor 40 of the present invention configured as described above only exemplifies the integration of power consumption in step 39. However, unlike the conventional analog type, the microprocessor 40 differs from the change of the program as well as the precision, considering that the microprocessor is a microcomputer. You can see that you can add several features.

또한 본 발명의 특징으로는 멀티플렉서를 사용하여 A/D 변환기를 하나만 사용하고 있다는 것이다.In addition, a feature of the present invention is that only one A / D converter is used using a multiplexer.

Claims (1)

부하전압에 비레하고 서로 180°의 위상차를 갖는 두가지 신호의 전압신호(
Figure kpo00042
v)를 발생하는 분압회로(20)와; 부하전류에 비례하는 전압신호(
Figure kpo00043
i)를 발생하는 전류-전압 변화회로(21)와; 상기 두 전압신호(
Figure kpo00044
v,
Figure kpo00045
i)를 각각 샘플홀딩하는 샘플링 및 홀딩회로(23,24)와; 상기 그 샘플링 및 홀딩회로(23,24)에서 샘플링된 전압신호(
Figure kpo00046
v,
Figure kpo00047
i)중 어느 하나를 선택하는 멀티플렉서(25)와; 상기 멀티플렉서(25)에서 출력되는 아날로그 신호를 디지틀 신호로 변환하는 A/D변환기(26)와; 상기 분압회로(20)로부터 발생된 전압신호(
Figure kpo00048
v)를 입력으로 하여 그의 일측단자에 접속된 클럭펄스 발생수단으로부터 입력되는 펄스신호에 따라 전압신호(
Figure kpo00049
v)의 위상 지연신호를 검출하는 지연시간 검출회로(27)와; 상기 클럭펄스 발생수단의 출력펄스에 의해 지연시간 검출회로(27)로부터 입력되는 위상지연신호에 상응하여 해당단자에 지령신호를 발생하고, 그 지령신호에 따라 산출된 값에 의해 소비전력을 적산하는 마이크로 프로세서(29)와; 상기 적산된 소비전력을 나타내는 표시수단(30)으로 이루어지고, 상기 마이크로 프로세서의 지령신호에 의거하여 동시에 상기 샘플링된 전압신호(
Figure kpo00050
v,
Figure kpo00051
i)를 발생하고, 상기 샘플링된 전압신호(
Figure kpo00052
v,
Figure kpo00053
i)중 어느 하나를 선택하며, 상기 선택된 전압신호를 디지틀 신호로 변환하는 것을 특징으로 하는 전자식 적산 무효전력계.
Voltage signal of two signals having phase difference of 180 ° with each other
Figure kpo00042
a voltage dividing circuit 20 for generating v ); Voltage signal proportional to load current
Figure kpo00043
i ) a current-voltage changing circuit 21 for generating i ); The two voltage signals (
Figure kpo00044
v ,
Figure kpo00045
i ) sampling and holding circuits 23 and 24 for sample holding respectively; The voltage signal sampled by the sampling and holding circuits 23 and 24
Figure kpo00046
v ,
Figure kpo00047
i ) a multiplexer 25 for selecting any one of them; An A / D converter 26 for converting an analog signal output from the multiplexer 25 into a digital signal; The voltage signal generated from the voltage dividing circuit 20
Figure kpo00048
v ) as an input and according to the pulse signal input from the clock pulse generating means connected to one terminal thereof,
Figure kpo00049
a delay time detection circuit 27 for detecting a phase delay signal of v ); The command pulse is generated at the corresponding terminal in response to the phase delay signal input from the delay time detection circuit 27 by the output pulse of the clock pulse generating means, and the power consumption is accumulated by the value calculated according to the command signal. A microprocessor 29; And display means (30) indicating the integrated power consumption, and simultaneously the sampled voltage signal (based on the command signal of the microprocessor)
Figure kpo00050
v ,
Figure kpo00051
i ) and the sampled voltage signal (
Figure kpo00052
v ,
Figure kpo00053
i ) select any one of the above, and convert the selected voltage signal into a digital signal.
KR1019860000497A 1986-01-27 1986-01-27 Electronics loading reactive power meter KR910009904B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019860000497A KR910009904B1 (en) 1986-01-27 1986-01-27 Electronics loading reactive power meter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019860000497A KR910009904B1 (en) 1986-01-27 1986-01-27 Electronics loading reactive power meter

Publications (2)

Publication Number Publication Date
KR870007428A KR870007428A (en) 1987-08-19
KR910009904B1 true KR910009904B1 (en) 1991-12-03

Family

ID=19248172

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019860000497A KR910009904B1 (en) 1986-01-27 1986-01-27 Electronics loading reactive power meter

Country Status (1)

Country Link
KR (1) KR910009904B1 (en)

Also Published As

Publication number Publication date
KR870007428A (en) 1987-08-19

Similar Documents

Publication Publication Date Title
US3955138A (en) Electronic energy consumption meter with input transformer having single resistance terminated secondary winding coupled to C-MOS switches driven by pulse width modulated control signals
AU676998B2 (en) Solid state electric power usage meter and method for determining power usage
KR840002378B1 (en) Electronic watthour meter
EP0308924A1 (en) Multiplier and watt-hour meter
EP0104999B1 (en) Gain switching device with reduced error for watt meter
KR910009904B1 (en) Electronics loading reactive power meter
FI67961B (en) PULSBREDD-PULSHOEJD-MULTIPLIKATOR I EN STATISK KWH-MAETARE
JP2813508B2 (en) Electronic watt-hour meter
US6748344B2 (en) Method and apparatus employing a scaling factor for measuring and displaying an electrical parameter of an electrical system
JP2000121679A (en) Test method for electronic watthour meter and electronic watthour meter
JP3026533B2 (en) Reactive energy meter
JP3625966B2 (en) Frequency measuring device
JP2587970B2 (en) Impedance measuring device
EP0772052A1 (en) Improvements in or relating to electricity meters
RU2039357C1 (en) Electricity meter
GB2093292A (en) Apparatus and methods for analogue-to-digital conversion and for deriving in-phase and quadrature components of voltage and current in an impedance
KR840002376B1 (en) Electronic electric-energy meter
KR950004833B1 (en) Method and apparatus for measuring powerfactor of wattmeter
JP3411474B2 (en) Indicating instrument
KR100196822B1 (en) Method and device for driving a digital multimeter accomplishing a function of wattmeter
CA1283451C (en) Switched-capacitor watthour meter circuit having reduced capacitor ratio
RU26659U1 (en) DEVICE FOR MEASURING ELECTRIC CONSUMPTION
JP3316121B2 (en) Reactive energy meter
JP2698489B2 (en) Watt hour meter
KR0128144Y1 (en) Null power meter for power supply complex apparatus

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050929

Year of fee payment: 15

EXPY Expiration of term