JP2672886B2 - DC servo motor pulse drive system - Google Patents

DC servo motor pulse drive system

Info

Publication number
JP2672886B2
JP2672886B2 JP2247963A JP24796390A JP2672886B2 JP 2672886 B2 JP2672886 B2 JP 2672886B2 JP 2247963 A JP2247963 A JP 2247963A JP 24796390 A JP24796390 A JP 24796390A JP 2672886 B2 JP2672886 B2 JP 2672886B2
Authority
JP
Japan
Prior art keywords
circuit
drive
output
pulse
motor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2247963A
Other languages
Japanese (ja)
Other versions
JPH04127899A (en
Inventor
弘昭 西條
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2247963A priority Critical patent/JP2672886B2/en
Publication of JPH04127899A publication Critical patent/JPH04127899A/en
Application granted granted Critical
Publication of JP2672886B2 publication Critical patent/JP2672886B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】 〔目次〕 概要 産業上の利用分野 従来の技術(第4図〜第10図) 発明が解決しようとする課題 課題を解決するための手段(第1図) 作用 実施例(第2図、第3図) 発明の効果 〔概要〕 直流サーボモータのパルス駆動方式に関し、一定の繰
り返しパルス周期で、精度良く、完全にパルス幅変調で
きるようにすると共に、モータトルクを精度良く制御で
きるようにして、電源電流のリップルも低減可能にする
ことを目的とし、 パルス駆動により、直流サーボモータの電機子電流を
連続的に変化させて、発生トルクを制御し、該直流サー
ボモータを、起動、停止、あるいは定速回転するように
駆動する直流サーボモータのパルス駆動方式において、
一定周期のクロック信号を発生するクロック回路と、該
クロック信号を計数すると共に、分周出力が得られるよ
うにした分周カウンタ回路と、該分周カウンタ回路の出
力のアナログ信号に変換する2つのDA変換回路を設け、
一方のDA変換回路には、前記分周カウンタ回路の全ての
桁の出力信号をそのまま入力し、他方のDA変換回路に
は、前記分周カウンタ回路の出力の内、最上位桁の出力
信号を反転して入力すると共に、残りの桁の出力信号を
そのまま入力することにより、前記2つのDA変換回路の
出力に、それぞれ位相のずれたランプ電圧を発生させ、
これらのランプ電圧を用いて、それぞれ繰り返しパルス
の位相のずれた2組の駆動パルス信号を生成し、該2組
の駆動パルス信号により、2組の直流サーボモータを同
時に駆動するように構成した。
DETAILED DESCRIPTION OF THE INVENTION [Table of Contents] Outline Industrial field of application Conventional technology (FIGS. 4 to 10) Problem to be solved by the invention Means for solving the problem (FIG. 1) Action Example (FIGS. 2 and 3) Effects of the Invention [Overview] With respect to a pulse drive system of a DC servo motor, it is possible to accurately and completely perform pulse width modulation with a constant repetition pulse period, and to accurately measure motor torque. With the aim of enabling control and reducing the ripple of the power supply current, the generated torque is controlled by continuously changing the armature current of the DC servo motor by pulse driving, and controlling the generated DC servo motor. , In the pulse drive method of the DC servo motor that starts, stops, or drives to rotate at a constant speed,
A clock circuit that generates a clock signal of a constant cycle, a frequency division counter circuit that counts the clock signal and obtains a frequency division output, and two clock signals that are converted into analog signals output from the frequency division counter circuit. A DA conversion circuit is provided,
The output signals of all the digits of the frequency division counter circuit are directly input to one DA conversion circuit, and the output signal of the most significant digit of the outputs of the frequency division counter circuit is input to the other DA conversion circuit. By inverting and inputting, and inputting the output signals of the remaining digits as they are, the ramp voltages with phase shifts are generated at the outputs of the two DA conversion circuits,
By using these lamp voltages, two sets of drive pulse signals each having a repetitive pulse phase difference are generated, and the two sets of drive pulse signals are configured to simultaneously drive two sets of DC servo motors.

〔産業上の利用分野〕[Industrial applications]

本発明は直流サーボモータのパルス駆動方式に関し、
更に詳しくいえば、小型磁気テープ装置のリールモータ
等に用いられ、特に、出力トルクを、広範囲にわたり精
度良く制御できるようにした直流サーボモータのパルス
駆動方式に関する。
The present invention relates to a pulse drive system for a DC servo motor,
More specifically, the present invention relates to a pulse drive system of a DC servo motor used for a reel motor of a small magnetic tape device and the like, and particularly capable of controlling output torque with high accuracy over a wide range.

〔従来の技術〕[Conventional technology]

第4図乃至第10図は、従来例を示した図であり、第4
図は、モータ制御部のブロック図、第5図はPWM変換回
路のブロック図、第6図は、電力増幅回路の説明図(駆
動モード時)、第7図は、電力増幅回路の説明図(回生
発電制御モード時)、第8図は、第5図の回路における
各部の波形図、第9図は、PWM変換回路の他の回路例、
第10図は第9図の回路における各部の波形図である。
4 to 10 are diagrams showing a conventional example.
Fig. 5 is a block diagram of the motor control unit, Fig. 5 is a block diagram of the PWM conversion circuit, Fig. 6 is an explanatory diagram of the power amplifier circuit (during driving mode), and Fig. 7 is an explanatory diagram of the power amplifier circuit ( (In the regenerative power generation control mode), FIG. 8 is a waveform diagram of each part in the circuit of FIG. 5, FIG. 9 is another circuit example of the PWM conversion circuit,
FIG. 10 is a waveform chart of each part in the circuit of FIG.

図中、1、2はリールモータ、3はモータ駆動制御回
路、4、5はDA変換回路、6、7は加算増幅回路、8、
9はPWM変換回路、10、11はスイッチング制御回路、1
2、13は電力増幅回路、14、15は電流検出回路、16はタ
コメータ、17は速度測定回路、18は張力センサ、19は張
力検出回路、20は反転増幅回路、21、22はコンパレー
タ、23は極性判別回路、24はランプ波形発生回路、R1
R3は抵抗、C1はコンデンサを示す。
In the figure, 1 and 2 are reel motors, 3 is a motor drive control circuit, 4 and 5 are DA conversion circuits, 6 and 7 are addition amplification circuits, 8 and
9 is a PWM conversion circuit, 10 and 11 are switching control circuits, 1
2, 13 is a power amplification circuit, 14 and 15 is a current detection circuit, 16 is a tachometer, 17 is a speed measurement circuit, 18 is a tension sensor, 19 is a tension detection circuit, 20 is an inverting amplification circuit, 21 and 22 are comparators, 23 Is a polarity determination circuit, 24 is a ramp waveform generation circuit, R 1 ~
R 3 is a resistor and C 1 is a capacitor.

また、Q1〜Q4はドライバ(トランジスタ)、Mはモー
タ、D1〜D4はダイオード、R4は電流検出抵抗、24はクロ
ック回路、25はR−Sフリップフロップ(FF)、26は定
電流回路、C2はコンデンサ、Nはインバータを示す。
Further, Q 1 to Q 4 are drivers (transistors), M is a motor, D 1 to D 4 are diodes, R 4 is a current detection resistor, 24 is a clock circuit, 25 is an RS flip-flop (FF), and 26 is Constant current circuit, C 2 is a capacitor, N is an inverter.

従来の小型磁気テープ装置に用いられているモータ制
御部は、例えば第4図のように構成されていた。
The motor control unit used in the conventional small magnetic tape device is configured as shown in FIG. 4, for example.

すなわち、リールモータ1、2を制御するためのモー
タ制御部には、モータ駆動制御回路3、DA変換回路4、
5、加算増幅回路6、7、PWM(パルス幅変調)変換回
路8、9、スイッチング制御回路10、11、電力増幅回路
12、13、電流検出回路、14、15、タコメータ16、速度測
定回路17、張力センサ18、張力検出回路19、電力増幅回
路12、13を設ける。
That is, the motor control section for controlling the reel motors 1 and 2 includes a motor drive control circuit 3, a DA conversion circuit 4,
5, summing amplifier circuits 6 and 7, PWM (pulse width modulation) converter circuits 8 and 9, switching control circuits 10 and 11, power amplifier circuit
12, 13, current detection circuits, 14, 15, tachometer 16, speed measurement circuit 17, tension sensor 18, tension detection circuit 19, and power amplification circuits 12, 13 are provided.

スイッチング制御回路10、11は、PWM駆動信号、駆動
方向信号、駆動極性信号を基に、電力駆動回路の4個の
駆動素子のオン/オフを選択し、モータコイルに流れる
電流切り換えを制御するものであり、駆動モードと、回
生発電制動モードで動作する。
The switching control circuits 10 and 11 select ON / OFF of four drive elements of the power drive circuit based on a PWM drive signal, a drive direction signal, and a drive polarity signal, and control switching of a current flowing through a motor coil. And operates in the drive mode and the regenerative braking mode.

電力増幅回路12、13は、スイッチング制御回路10、11
からの信号により、モータ捲線に駆動電流を供給してモ
ータを駆動するものである。電流検出回路14、15は、電
力増幅回路12、13内に設けられた電流検出抵抗の電圧降
下として検出された信号を増幅して、モータ電流を検出
する。加算増幅回路6、7は、モータ駆動制御回路3か
らの指示値と、モータ電流の帰還信号(極性は負)及
び、張力帰還信号を加算し、モータ駆動回路部に加え
て、モータの電流制御を行う。
The power amplifier circuits 12 and 13 are switching control circuits 10 and 11, respectively.
A drive current is supplied to the motor winding in response to a signal from the motor to drive the motor. The current detection circuits 14 and 15 amplify the signal detected as the voltage drop of the current detection resistors provided in the power amplification circuits 12 and 13 to detect the motor current. The addition amplifier circuits 6 and 7 add the instruction value from the motor drive control circuit 3, the motor current feedback signal (negative polarity), and the tension feedback signal, and in addition to the motor drive circuit section, control the motor current. I do.

PWM変換回路8、9は、モータパルス駆動のためのパ
ルス列を発生するもので、加算増幅回路6、7からのモ
ータ電流指示信号に基づき、パルスの切り返し周期が一
定で、そのデューティ比が入力電圧の大きさに比例する
パルス列を、スイッチング制御回路10、11を通じて電力
増幅回路12、13に出力するものである。
The PWM conversion circuits 8 and 9 generate a pulse train for driving a motor pulse, and based on the motor current instruction signal from the addition amplification circuits 6 and 7, the pulse switching cycle is constant and the duty ratio thereof is the input voltage. Is output to the power amplification circuits 12 and 13 through the switching control circuits 10 and 11.

DA変換回路4、5は、モータ駆動制御回路3で処理さ
れた、モータ駆動指示値(ディジタル値)をアナログ電
圧値に変換し、モータ駆動信号とするものである。
The DA conversion circuits 4 and 5 convert the motor drive instruction value (digital value) processed by the motor drive control circuit 3 into an analog voltage value to generate a motor drive signal.

モータ駆動制御回路3は、上位部のモータ駆動指示信
号(テープ走行/停止指示)に応じて、モータの起動/
走行/停止動作を実行するものであり、モータの実際の
回転速度を検出して、基準値と比較し、その差をモータ
に印加して、駆動することにより、モータの回転速度を
制御する。
The motor drive control circuit 3 starts / starts the motor in response to a motor drive instruction signal (tape running / stop instruction) from the upper portion.
The running / stopping operation is executed, and the actual rotation speed of the motor is detected, compared with a reference value, the difference is applied to the motor, and the motor is driven to control the rotation speed of the motor.

また、上記PWM変換回路8、9としては、第5図のよ
うに、コンパレータ21、22、反転増幅回路20、極性判別
回路23、ランプ波形発生回路24等で構成する。
As shown in FIG. 5, the PWM conversion circuits 8 and 9 are composed of comparators 21 and 22, an inverting amplifier circuit 20, a polarity discriminating circuit 23, a ramp waveform generating circuit 24, and the like.

このランプ波形発生回路24は、コンデンサCの充放電
電圧を利用してランプ電圧を発生させており、その出力
電圧であるランプ電圧Vpは、上記2つのコンパレータ2
1、22に入力すると共に、他のモータ駆動回路のPWM変換
回路へもランプ電圧を供給している。
The ramp waveform generation circuit 24 generates a ramp voltage by using the charging / discharging voltage of the capacitor C, and the ramp voltage Vp that is the output voltage thereof is the above-mentioned two comparators 2.
While inputting to 1 and 22, the lamp voltage is also supplied to the PWM conversion circuit of other motor drive circuits.

コンパレータ21は、上記ランプ電圧Vpと、反転増幅回
路20の出力電圧とを入力して比較を行うものであり、加
算増幅回路6、7の出力電圧が負側にある時の比較を行
う。
The comparator 21 inputs the ramp voltage Vp and the output voltage of the inverting amplifier circuit 20 for comparison, and makes a comparison when the output voltages of the addition amplifier circuits 6 and 7 are on the negative side.

また、コンパレータ22は、ランプ電圧Vpと、加算増幅
回路6、7の出力電圧を入力して比較を行うものであ
り、加算増幅回路6、7の出力電圧が正側にある時の比
較を行う。
Further, the comparator 22 inputs the lamp voltage Vp and the output voltage of the addition amplification circuits 6 and 7 and performs comparison, and performs comparison when the output voltages of the addition amplification circuits 6 and 7 are on the positive side. .

上記の2つのコンパレータ21、22から出力される電圧
Vd(2つのコンパレータから同時に出力されることはな
い)は、PWMパルス駆動信号として、スイッチング制御
回路10、11に供給される。
Voltage output from the above two comparators 21 and 22
Vd (which is not simultaneously output from the two comparators) is supplied to the switching control circuits 10 and 11 as a PWM pulse drive signal.

極性判別回路23は、加算増幅回路6、7の出力電圧の
極性を判別する回路であり、その出力は、駆動極性信号
として、スイッチング制御回路10、11に供給される。
The polarity discriminating circuit 23 is a circuit for discriminating the polarities of the output voltages of the summing amplifier circuits 6 and 7, and the output thereof is supplied to the switching control circuits 10 and 11 as a drive polarity signal.

このスイッチング制御回路10、11では、駆動極性信号
を用いて、PWMパルス駆動信号を選択し(コンパレータ2
1の出力か、22の出力かを選択する)、電力増幅回路の
ドライバをスイッチング制御する。
The switching control circuits 10 and 11 select the PWM pulse drive signal using the drive polarity signal (comparator 2
Select the output of 1 or the output of 22), and control the switching of the driver of the power amplifier circuit.

電力増幅回路12、13の例としては、例えば第6図、第
7図に示した回路を用いる。
For example, the circuits shown in FIGS. 6 and 7 are used as the power amplifier circuits 12 and 13.

電源+VMとアース間には、2つのソースドライバQ1
Q3と、2つのシンクドライバQ2、Q4を設け、Q1、Q2の接
続点と、Q3、Q4の接続点との間に、モータMと電流検出
抵抗R4の直列回路を接続する。
Between source + VM and ground, two source drivers Q 1 ,
A series circuit of motor M and current detection resistor R 4 is provided between Q 3 and two sink drivers Q 2 and Q 4 , and between the connection point of Q 1 and Q 2 and the connection point of Q 3 and Q 4. Connect.

また、各ドライバQ1〜Q4と並列にダイオードD1〜D4
接続する。
Also, diodes D 1 to D 4 are connected in parallel with the drivers Q 1 to Q 4 , respectively.

駆動モード時には、第6図のように、Q2、Q3をオフに
し、Q4をオンにすると共に、Q1をオン/オフ制御する。
この制御は、スイッチング制御回路によって行われ、モ
ータMをサーボ制御する。
In the drive mode, as shown in FIG. 6, Q 2 , Q 3 are turned off, Q 4 is turned on, and Q 1 is on / off controlled.
This control is performed by the switching control circuit and servo-controls the motor M.

Q1がオン時には、図示点線のように、+VM→Q1→R4
M→Q4→アースの順で電流が流れ、Q1がオフ時には、モ
ータの電磁エネルギーにより、M→Q4→D2→R4→Mの順
で電流が流れる。
When Q 1 is on, + VM → Q 1 → R 4
Current flows in the order of M → Q 4 → ground, and when Q 1 is off, the current flows in the order of M → Q 4 → D 2 → R 4 → M due to the electromagnetic energy of the motor.

また、回生発電制動モード時には、第7図のように、
Q1、Q3、Q4をオフとし、Q2をオン/オフ制御する。
In the regenerative braking mode, as shown in FIG.
The Q 1, Q 3, Q 4 is turned off and turned on / off control of the Q 2.

この場合は、Q2がオン時には、図示点線のように、M
→Q2→D4→Mの順で電流が流れ、Q2がオフ時には、アー
ス→D4→M→D1→+VMの順で電流が流れ、電力を電源に
返す。
In this case, when Q 2 is on, as shown by the dotted line in the figure, M
The current flows in the order of → Q 2 → D 4 → M, and when Q 2 is off, the current flows in the order of ground → D 4 → M → D 1 → + VM and returns the power to the power supply.

ところで、例えば、小型磁気テープ装置においては、
記録媒体である磁気テープを走行させるリールモータ
に、直流サーボモータを使用している。この直流サーボ
モータを駆動するには、装置の小型集積化、低消費電力
化のため、パルス幅変調(PWM)駆動のようなパルス駆
動方式を採用している。
By the way, for example, in a small magnetic tape device,
A DC servo motor is used as a reel motor that runs a magnetic tape that is a recording medium. In order to drive this DC servo motor, a pulse drive method such as pulse width modulation (PWM) drive is adopted to reduce the size of the device and reduce power consumption.

また、記録媒体に対して、所定の張力を維持しながら
一定速度で双方向に走行させてデータの記録/再生を行
うため、速度制御と張力制御を行う。したがって、モー
タ駆動は、モータ出力トルクを精度良く、直接変化させ
るのに容易な電流駆動方式を用いている。
Further, speed control and tension control are performed in order to record / reproduce data by causing the recording medium to travel bidirectionally at a constant speed while maintaining a predetermined tension. Therefore, the motor drive uses a current drive method that is easy to change the motor output torque accurately and directly.

磁気テープの走行制御方法としては、次のとおりであ
る。巻き取りリール側モータは、順方向に駆動してテー
プを巻き上げ、繰り出しリール側モータは、逆方向に駆
動してテープに張力を加えながら双方のモータトルクを
変化させて、走行速度と張力を制御する。
The running control method of the magnetic tape is as follows. The take-up reel side motor drives in the forward direction to wind up the tape, and the pay-out reel side motor drives in the reverse direction to apply tension to the tape and change both motor torques to control the running speed and tension. To do.

ここで回転しているモータをパルス駆動で制御する
と、順方向駆動時は、通常のスイッチング駆動モードと
なるが、逆方向駆動時は、モータ起電力による電流も制
御する必要があるため、余剰電力を電源に戻す回生発電
制御モードとなる。
If the rotating motor is controlled by pulse drive here, it will be in the normal switching drive mode during forward drive, but it will be necessary to control the current due to the motor electromotive force during reverse drive as well. To the regenerative power generation control mode.

一方、モータ電流駆動制御方法は、次の通りである。
モータ駆動電流を検出するには、常に一方向に流れる経
路に、電流検出用の低抵抗(第6図、第7図の抵抗R4
を挿入しておき、モータ駆動電流が流れて発生する電圧
降下を電流検出回路(第6図、第7図参照)で増幅し、
モータ電流信号とする方法を用いる。
On the other hand, the motor current drive control method is as follows.
To detect the motor drive current, a low resistance for current detection (resistance R 4 in FIGS. 6 and 7) is always provided in the path that flows in one direction.
Is inserted, and the voltage drop that occurs when the motor drive current flows is amplified by the current detection circuit (see FIGS. 6 and 7),
The method using the motor current signal is used.

また、駆動回路の入力には、駆動電流指示値が印加さ
れているので、これにモータ電流信号を帰還し、その差
によってモータを駆動することにより、モータ電流を入
力指示値に応じた値に制御する。
Also, since the drive current instruction value is applied to the input of the drive circuit, the motor current signal is fed back to this and the motor is driven by the difference between them, so that the motor current becomes a value according to the input instruction value. Control.

次に、第5図に示したPWM変換回路の動作を、第8図
の波形図に基づき詳細に説明する。
Next, the operation of the PWM conversion circuit shown in FIG. 5 will be described in detail with reference to the waveform chart of FIG.

加算増幅回路の出力は、正または負に変化する電圧で
あり、ランプ電圧Vpは正の電圧である。今、例えば、加
算増幅回路の出力電圧が、第8図のように、+V
2〔V〕、+V3〔V〕と変化し、ランプ電圧Vpが0
〔V〕から+V4〔V〕まで変化したとする(ただしV2
V3<V4)。
The output of the summing amplifier circuit is a voltage that changes to positive or negative, and the ramp voltage Vp is a positive voltage. Now, for example, the output voltage of the summing amplifier circuit is + V as shown in FIG.
The lamp voltage Vp changes to 0 [V] and + V 3 [V]
It is assumed that the voltage changes from [V] to + V 4 [V] (provided that V 2 <
V 3 <V 4 ).

この時のPWM駆動パルス信号Vdは、Vp>V2、あるいはV
p>V2の時、0〔V〕で、Vp<V2、あるいはVp<V3の時
+V1〔V〕となる。
At this time, the PWM drive pulse signal Vd is Vp> V 2 or V
It becomes 0 [V] when p> V 2 and becomes + V 1 [V] when Vp <V 2 or Vp <V 3 .

したがって、Vdは図示のようなパルスとなり、Vd=+
V1でドライバをオン、Vd=0でドライバをオフとなるよ
うに制御する。
Therefore, Vd becomes a pulse as shown, and Vd = +
The driver is controlled so that it is turned on at V 1 and turned off at Vd = 0.

この場合、ランプ電圧Vpの周波数を一定にしておけ
ば、Vdの周波数も一定となる。
In this case, if the frequency of the lamp voltage Vp is kept constant, the frequency of Vd is also kept constant.

また、加算増幅回路の出力が+V2〔V〕の時より、+
V3〔V〕となった時の方が、Vdのパルス幅は広くなる
(W1<W2<W3)。
In addition, when the output of the summing amplifier circuit is + V 2 [V],
The pulse width of Vd becomes wider when it becomes V 3 [V] (W 1 <W 2 <W 3 ).

すなわち、加算増幅器の出力電圧を低くすると、PWM
駆動パルス信号のパルス幅は狭くなり、高くすると、パ
ルス幅が広くなる。
That is, if the output voltage of the summing amplifier is lowered, the PWM
The pulse width of the drive pulse signal becomes narrower, and the higher it becomes, the wider the pulse width becomes.

上記のようなPWM変換回路の場合、コンデンサの充放
電電圧を用いたランプ電圧をコンパレータに入力し、加
算増幅回路の出力電圧と比較することで、PWM駆動パル
ス信号を生成している。このため、コンパレータでの比
較時の精度が悪く、正確なPWM駆動パルス信号が得られ
ない(周波数も不正確)。この点を改良したものとし
て、従来、第9図に示したようなPWM変換回路が考えら
れていた。
In the case of the PWM conversion circuit as described above, the PWM drive pulse signal is generated by inputting the ramp voltage using the charge / discharge voltage of the capacitor to the comparator and comparing it with the output voltage of the addition amplification circuit. For this reason, the accuracy of comparison by the comparator is poor, and an accurate PWM drive pulse signal cannot be obtained (frequency is also incorrect). As a modification of this point, a PWM conversion circuit as shown in FIG. 9 has been conventionally considered.

第9図のPWM変換回路は、反転増幅回路20、コンパレ
ータ21、22、クロック回路24、R−Sフリップフロップ
(FF)25、定電流回路26、コンデンサC2で構成する。
The PWM conversion circuit shown in FIG. 9 includes an inverting amplifier circuit 20, comparators 21 and 22, a clock circuit 24, an RS flip-flop (FF) 25, a constant current circuit 26, and a capacitor C 2 .

この回路では、クロック回路24から出力されるクロッ
クをR−Sフリップフロップ25のセット端子Sに入力
し、コンパレータ21、22の出力をR−Sフリップフロッ
プ25のリセット端子Rに入力している。
In this circuit, the clock output from the clock circuit 24 is input to the set terminal S of the RS flip-flop 25, and the outputs of the comparators 21 and 22 are input to the reset terminal R of the RS flip-flop 25.

また、R−Sフリップフロップ25の一方の出力(*
Q)をランプ電圧Vpとし、他方の出力(Q)の反転信号
をPWM駆動パルス信号とする。
Also, one output of the RS flip-flop 25 (*
Q) is the lamp voltage Vp, and the inverted signal of the other output (Q) is the PWM drive pulse signal.

以下、第10図の波形図を参照しながら第9図の動作を
説明する。
The operation of FIG. 9 will be described below with reference to the waveform chart of FIG.

時刻t1でクロックP1がR−Sフリップフロップ25のセ
ット端子Sに入力すると、*Q出力はハイレベルとなっ
て、コンデンサC2が定電流回路26により充電される。し
たがって、VpはコンデンサC2の充電電圧に従って徐々に
上昇する。時刻t2になると、加算増幅回路の出力電圧Va
とランプ電圧Vpとが等しくなるので、コンパレータ21、
あるいは22の出力が反転し、R−Sフリップフロップ25
をリセットする。このリセットで*Q出力はローレベル
となり、コンデンサC2は放電する。したがって、t2から
Vpは下降する。
When the clock P 1 is input to the set terminal S of the RS flip-flop 25 at time t 1 , the * Q output becomes high level and the constant current circuit 26 charges the capacitor C 2 . Therefore, Vp gradually rises according to the charging voltage of the capacitor C 2 . At time t 2 , the output voltage Va of the summing amplifier circuit
And the lamp voltage Vp are equal, the comparator 21,
Or the output of 22 is inverted and RS flip-flop 25
Reset. With this reset, the * Q output becomes low level and the capacitor C 2 is discharged. Therefore, from t 2
Vp falls.

再び時刻t3でクロックP2が出力されると、*Q出力は
ハイレベルになり、コンデンサC2が充電され、その後時
刻t4で*QがローレベルとなってコンデンサC2が放電す
る。以後、同様にしてコンデンサC2が充放電を繰り返
し、その結果、図示のようなランプ電圧Vpが発生する。
When the clock P 2 is output again at time t 3 , the * Q output becomes high level and the capacitor C 2 is charged, and then at time t 4 , * Q becomes low level and the capacitor C 2 is discharged. Thereafter, the capacitor C 2 is repeatedly charged and discharged in the same manner, and as a result, the ramp voltage Vp as shown is generated.

また、R−Sフリップフロップ25のセット、リセット
に同期して、PWM駆動パルス信号Vdは、図示のように変
化する。そして、Vaの変化に応じてVdのパルス幅が変化
するから、このパルスにより、ドライバを駆動すれば、
サーボモータの制御が可能となる。
Further, in synchronization with the setting and resetting of the RS flip-flop 25, the PWM drive pulse signal Vd changes as shown in the figure. Then, since the pulse width of Vd changes according to the change of Va, if the driver is driven by this pulse,
The servo motor can be controlled.

〔発明が解決しようとする課題〕[Problems to be solved by the invention]

上記のような従来のものにおいては次のような欠点が
あった。
The prior art as described above has the following disadvantages.

(1) 第5図に示したようなPWM変換回路を用いた場
合は、PWM駆動パルス信号Vdのオン/オフを決めるの
は、コンデンサの充放電を利用したランプ波形で行って
いる。
(1) When the PWM conversion circuit as shown in FIG. 5 is used, ON / OFF of the PWM drive pulse signal Vd is determined by the ramp waveform using charge / discharge of the capacitor.

したがって、パルスの精度が悪く、正確な制御ができ
ない。
Therefore, the precision of the pulse is poor and accurate control cannot be performed.

(2) 第9図に示した改良型のPWM変換回路では、上
記の点は改善できる(特に周波数は正確になる)が、こ
の場合にも、ランプ波形は、コンデンサの電荷を充放電
することで発生させている。
(2) With the improved PWM conversion circuit shown in Fig. 9, the above points can be improved (especially the frequency becomes accurate), but in this case as well, the ramp waveform must charge and discharge the charge of the capacitor. Is caused by.

そのため、充電開始に先立ち、その電荷の放電が必要
となる。この放電期間は、PWM変換の休止期間となるた
め、最大入力電圧時に対して、変換パルスのデューティ
比が100%に達せずに、電力増幅回路が最大能力(飽
和)駆動できなくて効率が低下する。
Therefore, it is necessary to discharge the charge before starting the charge. This discharge period is a PWM conversion pause period, so the duty ratio of the conversion pulse does not reach 100% with respect to the maximum input voltage, and the power amplifier circuit cannot drive at maximum capacity (saturation), resulting in reduced efficiency. To do.

すなわち、周波数を一定にして、デューティ比(オン
/オフのパルス比)を0〜100%の間で変化させてパル
ス幅制御を行いたいが、コンデンサの放電期間は必ず必
要なため、このような制御はできない。
That is, it is desirable to perform pulse width control by keeping the frequency constant and changing the duty ratio (on / off pulse ratio) between 0 and 100%. There is no control.

(3) 2組のモータを同時に駆動する場合、それぞれ
のパルス幅変換のためのランプ波形が同一のものを使用
しているため、駆動パルスのオン/オフが完全に同期し
ている(パルスの中心が一致)。これにより、2つのモ
ータの駆動相が一致し、同時に駆動電流が流れるため、
モータ用駆動電源電流のリップルが大きくなる。
(3) When two sets of motors are driven at the same time, the same ramp waveform is used for each pulse width conversion, so the on / off of the drive pulse is completely synchronized (pulse The centers match). As a result, the drive phases of the two motors match and the drive current flows at the same time,
The ripple of the motor drive power supply current increases.

従って、電源の平滑回路の規模が大きくなり(大きな
コンデンサが必要)、装置の小型化が困難となる。ま
た、電流リップルによる電源系誘導ノイズが増大し、他
の微少信号回路の誤動作等を誘発する。
Therefore, the scale of the smoothing circuit of the power source becomes large (a large capacitor is required), and it becomes difficult to downsize the device. In addition, the power supply system induced noise due to the current ripple increases, causing malfunction of other minute signal circuits.

(4) 上記のようなパルス駆動においては、駆動電流
の断続により、駆動素子やモータ捲線、コアが振動し、
騒音を発生するので、通常は、低騒音化のため、この周
波数を可聴範囲外(約20KHz以上)に設定する。
(4) In the pulse drive as described above, the drive element, the motor winding, and the core vibrate due to the intermittent drive current,
Since noise is generated, this frequency is usually set outside the audible range (about 20 KHz or more) to reduce noise.

ところが、ランプ波形の繰り返し周波数は、発振回路
の時定数に依存しているため、回路素子の偏差で周波数
が変化してしまう場合があり、可聴範囲内にずれて不快
な高周波騒音を発生する。
However, since the repetition frequency of the ramp waveform depends on the time constant of the oscillation circuit, the frequency may change due to the deviation of the circuit elements, and the frequency shifts within the audible range, causing unpleasant high-frequency noise.

本発明は、このような従来の欠点を解消し、一定の繰
り返しパルス周期で、精度良く、完全にパルス幅変調で
きるようにすると共に、モータトルクを精度良く制御で
きるようにして、電源電流のリップルも低減可能にする
ことを目的とする。
The present invention eliminates the above-mentioned conventional drawbacks, enables accurate and complete pulse width modulation with a constant repetitive pulse period, and enables accurate control of the motor torque to prevent ripples in the power supply current. The purpose is also to reduce.

〔課題を解決するための手段〕[Means for solving the problem]

第1図は本発明の原理図であり、図中、30はクロック
回路、31は分周カウンタ回路、32、33はDA変換回路(デ
ィジタル、アナログ変換回路)、34はインバータ、COMP
はコンパレータを示す。
FIG. 1 shows the principle of the present invention. In the figure, 30 is a clock circuit, 31 is a frequency division counter circuit, 32 and 33 are DA conversion circuits (digital and analog conversion circuits), 34 is an inverter, COMP.
Indicates a comparator.

本発明は、上記の目的を達成するため、次のように構
成したものである。
The present invention is configured as follows to achieve the above object.

パルス駆動により、直流サーボモータの電機子電流を
連続的に変化させて、発生トルクを制御し、該直流サー
ボモータを、起動、停止、あるいは定速回転するように
駆動する直流サーボモータのパルス駆動方式において、
一定周期のクロック信号を発生するクロック回路30と、
該クロック信号を計数すると共に、分周出力が得られる
ようにした分周カウンタ回路31と、該分周カウンタ回路
31の出力をアナログ信号に変換する2つのDA変換回路3
2、33を設け、一方のDA変換回路32には、分周カウンタ
回路31の全ての桁の出力信号をそのまま入力し、他方の
DA変換回路33には、分周カウンタ回路31の出力の内、最
上位桁の出力信号を反転して入力すると共に、残りの桁
の出力信号をそのまま入力することにより、前記2つの
DA変換回路32、33の出力に、それぞれ位相のずれたラン
プ電圧を発生させ、これらのランプ電圧を用いて、それ
ぞれ繰り返しパルスの位相のずれた2組の駆動パルス信
号Vp1、Vp2を生成し、該2組の駆動パルス信号により、
2組の直流サーボモータを同時に駆動するように構成し
た。
Pulse driving of a DC servo motor that continuously changes the armature current of the DC servo motor by pulse driving, controls the generated torque, and drives the DC servo motor to start, stop, or rotate at a constant speed. In the scheme,
A clock circuit 30 for generating a clock signal of a constant cycle,
A frequency division counter circuit 31 for counting the clock signal and obtaining a frequency division output, and the frequency division counter circuit
Two DA conversion circuits that convert the output of 31 to an analog signal 3
2 and 33 are provided, and the output signals of all the digits of the frequency division counter circuit 31 are directly input to one DA conversion circuit 32, and the other DA conversion circuit 32 is input.
Of the outputs of the frequency division counter circuit 31, the output signal of the most significant digit is inverted and input to the DA conversion circuit 33, and the output signals of the remaining digits are input as they are.
At the outputs of the DA conversion circuits 32 and 33, ramp voltages having a phase shift are generated respectively, and using these ramp voltages, two sets of drive pulse signals Vp1 and Vp2 having a phase shift of a repetitive pulse are generated, By the two sets of drive pulse signals,
It is configured to drive two sets of DC servo motors at the same time.

〔作用〕[Action]

本発明は上記のように構成したので、次のような作用
がある。
Since the present invention is configured as described above, the following operation is provided.

クロック回路30から出力されるクロック信号は、分周
カウンタ回路31によって計数され、その出力は、DA変換
回路32により、アナログ信号に変換される。
The clock signal output from the clock circuit 30 is counted by the frequency division counter circuit 31, and its output is converted into an analog signal by the DA conversion circuit 32.

このアナログ信号は、クロック信号の計数値が大きく
なるにつれて大きな電圧となり、分周カウンタ回路31の
全桁が「1」となった時、最大値となる。その後、全桁
が「0」となり、再びクロック信号の計数値の大きさに
応じてその値が大きくなるランプ電圧となる。
This analog signal becomes a large voltage as the count value of the clock signal becomes large, and becomes the maximum value when all the digits of the frequency division counter circuit 31 become "1". After that, all the digits become “0”, and the ramp voltage increases again according to the magnitude of the count value of the clock signal.

このランプ電圧は、コンパレータCOMPによって、上位
回路からのモータ駆動指示信号と比較され、このモータ
駆動指示信号の大きさに比例したパルス幅を有する駆動
パルス信号(PWM駆動パルス信号)を出力する。
This lamp voltage is compared with the motor drive instruction signal from the upper circuit by the comparator COMP, and a drive pulse signal (PWM drive pulse signal) having a pulse width proportional to the magnitude of this motor drive instruction signal is output.

該駆動パルス信号は、直流サーボモータのパルス駆動
を行う際に用いられる。
The drive pulse signal is used when performing pulse drive of the DC servo motor.

また、DA変換回路33には、分周カウンタ回路31の出力
の内、最上位桁の出力信号を反転して入力すると共に、
残りの桁の出力信号をそのまま入力しているので、DA変
換回路33の出力より、前記ランプ電圧Vp1とは位相のず
れたランプ電圧Vp2が発生する。このランプ電圧Vp2は別
のコンパレータによって上位回路からのモータ駆動指示
信号と比較され、このモータ駆動指示信号の大きさに比
例したパルス幅を有する駆動パルス信号(PWM駆動パル
ス信号)を出力する。
Further, in the DA conversion circuit 33, of the outputs of the frequency division counter circuit 31, while inverting and inputting the output signal of the most significant digit,
Since the output signals of the remaining digits are directly input, the output of the DA conversion circuit 33 generates a ramp voltage Vp2 having a phase difference from the ramp voltage Vp1. The ramp voltage Vp2 is compared with the motor drive instruction signal from the upper circuit by another comparator, and a drive pulse signal (PWM drive pulse signal) having a pulse width proportional to the magnitude of the motor drive instruction signal is output.

前記のように、2つのDA変換回路32、33の出力に、そ
れぞれ位相のずれたランプ電圧Vp1、Vp2を発生させ、こ
れらのランプ電圧を用いて、それぞれ繰り返しパルスの
位相のずれた2組の駆動パルス信号を生成し、該2組の
駆動パルス信号により、2組の直流サーボモータを同時
に駆動する。
As described above, the ramp voltages Vp1 and Vp2, which are out of phase with each other, are generated at the outputs of the two DA conversion circuits 32 and 33, and using these ramp voltages, two sets of pulses with repetitive pulse out of phase are set. A drive pulse signal is generated, and the two sets of drive pulse signals drive two sets of DC servo motors at the same time.

このようにすれば、ランプ電圧は、クロック信号のカ
ウント値に基づいて発生するので、直線性がよく、しか
もその繰り返し周期も一定となり、従来のようなコンデ
ンサの放電時間も不要となる。したがって、このランプ
電圧を用いれば、変換パルス幅を、ほぼ完全に0〜100
%の範囲で連続的に変化させることができる。
By doing so, the ramp voltage is generated based on the count value of the clock signal, so that the linearity is good, and the repetition cycle thereof is constant, and the discharge time of the conventional capacitor is not required. Therefore, if this ramp voltage is used, the conversion pulse width is almost completely 0-100.
It can be continuously changed in the range of%.

また、2つのDA変換回路32、33を設けて2つのモータ
を駆動する場合には、DA変換回路33に入力する分周カウ
ンタ回路31の最上位桁を、インバータ34で反転して入力
すると、2つのDA変換器32、33の出力には、半周期位相
のずれたランプ電圧Vp1、Vp2が発生する。このランプ電
圧Vp1、Vp2を、それぞれ別々のモータ回路へ導びき、コ
ンパレータでモータ駆動指示信号と比較することによ
り、駆動パルス信号(PWM駆動パルス信号)を得る。
When two DA conversion circuits 32 and 33 are provided to drive two motors, the highest digit of the frequency division counter circuit 31 input to the DA conversion circuit 33 is inverted by the inverter 34 and input. At the outputs of the two DA converters 32 and 33, ramp voltages Vp1 and Vp2 with a half-cycle phase shift are generated. A drive pulse signal (PWM drive pulse signal) is obtained by introducing the ramp voltages Vp1 and Vp2 to separate motor circuits and comparing them with a motor drive instruction signal by a comparator.

該駆動パルス信号は、その繰り返し周期が一定(周波
数が一定)で、位相が半周期ずれた2組の駆動パルス信
号となる。従って、この信号で2つの直流サーボモータ
を駆動すれば、駆動電源電流の重畳が少なくなる。
The drive pulse signals are two sets of drive pulse signals having a constant repetition cycle (constant frequency) and a phase shift of a half cycle. Therefore, if the two DC servomotors are driven by this signal, the superposition of the drive power supply currents is reduced.

〔実施例〕〔Example〕

以下、本発明の実施例を図面に基づいて説明する。 Hereinafter, embodiments of the present invention will be described with reference to the drawings.

第2図は、本発明の1実施例におけるPWM変換回路の
ブロック図、第3図は、第2図の各部波形図である。
FIG. 2 is a block diagram of a PWM conversion circuit in one embodiment of the present invention, and FIG. 3 is a waveform diagram of each part of FIG.

図中、第1図と同符号は同一のものを示す。 In the figure, the same reference numerals as those in FIG. 1 indicate the same elements.

また、35はインバータ(NOT回路)を示す。 Reference numeral 35 indicates an inverter (NOT circuit).

この実施例では、第4図に示したモータ制御部と同一
構成の回路により2つのサーボモータを同時に駆動する
例であり、その際、PWM変換回路8を第2図のように構
成したものである。
This embodiment is an example in which two servo motors are simultaneously driven by a circuit having the same configuration as the motor control unit shown in FIG. 4, and at that time, the PWM conversion circuit 8 is configured as shown in FIG. is there.

この実施例におけるPWM変換回路は、クロック回路3
0、分周カウンタ回路31、DA変換回路32、33、インバー
タ34、35、反転増幅回路20、コンパレータ21、22で構成
する。
The PWM conversion circuit in this embodiment is a clock circuit 3
0, a frequency division counter circuit 31, DA conversion circuits 32 and 33, inverters 34 and 35, an inverting amplifier circuit 20, and comparators 21 and 22.

クロック回路30は、一定周期でクロック信号を出力す
るものであり、このクロック信号は、分周カウンタ回路
31に入力する。
The clock circuit 30 outputs a clock signal at a constant cycle, and this clock signal is a frequency dividing counter circuit.
Enter 31.

分周カンウンタ回路31は、クロック信号をカウントす
ると共に、分周も行う。この例では、B0〜B7の8ビット
構成とし、最上位桁であるB7の出力をDA変換回路32へそ
のまま入力すると共に、該B7の出力をインバータ34を介
してDA変換器33に入力する。
The frequency divider / counter circuit 31 counts clock signals and also performs frequency division. In this example, the 8-bit configuration of B0 to B7 is used, and the output of B7, which is the most significant digit, is directly input to the DA conversion circuit 32, and the output of B7 is input to the DA converter 33 via the inverter 34.

また残りの桁であるB0〜B6の出力は、そのままDA変換
回路32、33に入力する。DA変換器32の出力にはランプ電
圧Vp1が発生するが、このランプ電圧Vp1はコンパレータ
21、22に入力する。
The outputs of the remaining digits B0 to B6 are directly input to the DA conversion circuits 32 and 33. A ramp voltage Vp1 is generated at the output of the DA converter 32, and this ramp voltage Vp1 is a comparator voltage.
Enter in 21 and 22.

DA変換回路33の出力に発生するランプ電圧Vp2は、他
のモータ回路に送りコンパレータに入力する。
The lamp voltage Vp2 generated at the output of the DA conversion circuit 33 is sent to another motor circuit and input to the comparator.

上記のようにすると、例えば分周カウンタ回路31のカ
ウント値が0の時、「B7、B6……B0」は、「00000000」
となっているが、DA変換回路32には「00000000」が入力
し、DA変換回路33には「10000000」が入力している。そ
の後、クロック信号をカウントすると、分周カウンタ回
路31のカウント値は「00000001」、「00000010」、「00
000011」……のように変化する。
If the above is done, for example, when the count value of the frequency division counter circuit 31 is 0, “B7, B6 ... B0” becomes “00000000”.
However, “00000000” is input to the DA conversion circuit 32 and “10000000” is input to the DA conversion circuit 33. After that, when the clock signal is counted, the count value of the frequency division counter circuit 31 is "00000001", "00000010", "00".
000011 ”…… changes like this.

DA変換器32には、上記のカウント値がそのまま入力す
るが、DA変換器33に入力する値は、「10000001」、「10
000010」、「10000011」……のように変化する。
The above count value is directly input to the DA converter 32, but the values input to the DA converter 33 are "10000001" and "10".
It changes like “000010”, “10000011” ....

従って、上記の入力値をアナログ信号に変換すれば、
第3図に示したようなランプ電圧Vp1、Vp2が発生する。
このランプ電圧Vp1、Vp2は、DA変換器に入力する値が異
なるので位相がずれた信号となる(この例では半周期の
位相ずれ)。
Therefore, if the above input value is converted into an analog signal,
Lamp voltages Vp1 and Vp2 as shown in FIG. 3 are generated.
The ramp voltages Vp1 and Vp2 have different values input to the DA converter, and thus are signals with a phase shift (half-cycle phase shift in this example).

これらのランプ電圧Vp1、Vp2をコンパレータに入力し
て、従来例と同様にしてPWM駆動信号を生成すると、第
3図のような波形のPWM駆動パルス信号P1、P2を得る。
When these ramp voltages Vp1 and Vp2 are input to the comparator and a PWM drive signal is generated in the same manner as in the conventional example, PWM drive pulse signals P1 and P2 having waveforms as shown in FIG. 3 are obtained.

この信号P1、P2を用いて、2つの直流サーボモータの
パルス駆動を行う。このパルス駆動を行うには、第6
図、第7図に示したような電力増幅回路を用いて駆動す
る。
Using these signals P1 and P2, pulse driving of two DC servo motors is performed. To perform this pulse drive, the sixth
Driving is performed using the power amplifier circuit as shown in FIGS.

以上、実施例について説明したが、本発明は、次のよ
うにしても実施可能である。
Although the embodiments have been described above, the present invention can be implemented as follows.

(1) 分周カウンタは、上記のような8ビット構成の
ものに限らず、任意のものでよい。
(1) The frequency division counter is not limited to the 8-bit configuration described above, but may be any frequency division counter.

また全桁(全ビット)を使用しなくてもよい。 Further, it is not necessary to use all digits (all bits).

(2) 直流サーボモータは、小型磁気テープ装置のリ
ールモータに限らず、他の装置の直流サーボモータにも
適用可能である。
(2) The DC servo motor can be applied not only to the reel motor of the small magnetic tape device but also to the DC servo motor of other devices.

(3) 2つの直流サーボモータを駆動する際、PWM駆
動パルス信号の位相差を半周期とした例について説明し
たが、半周期でなくてもよい。
(3) An example in which the phase difference between the PWM drive pulse signals is set to a half cycle when driving the two DC servo motors has been described, but the phase difference may not be a half cycle.

ただし、半周期の位相差がある場合には、最も効率が
よいので、通常はこの位相差のある状態で使用する。
However, when there is a half-cycle phase difference, it is most efficient, and therefore it is normally used in a state with this phase difference.

〔発明の効果〕〔The invention's effect〕

以上説明したように、本発明によれば次のような効果
がある。
As described above, the present invention has the following effects.

(1) パルス幅変調を行う際に用いるランプ電圧は、
クロック信号をカウントした値をアナログ信号に変換し
たものであるから、直線性に優れており、その繰り返し
周期(周波数)は常に一定となる。このため、上記ラン
プ電圧を用いて変換したPWM駆動パルス信号は極めて精
度の高いパルス信号となる。
(1) The lamp voltage used when performing pulse width modulation is
Since the value obtained by counting the clock signal is converted into an analog signal, it has excellent linearity, and its repetition cycle (frequency) is always constant. Therefore, the PWM drive pulse signal converted using the ramp voltage becomes a pulse signal with extremely high accuracy.

(2) ランプ電圧を発生させる際、従来例のようにコ
ンデンサを用いていないので、コンデンサの放電時間も
存在しない。
(2) Since the capacitor is not used when generating the lamp voltage unlike the conventional example, there is no discharge time of the capacitor.

したがって、PWM駆動パルス信号の変換パルス幅を、
ほぼ完全に0%から100%まで連続的に変化させること
が可能となる。
Therefore, the conversion pulse width of the PWM drive pulse signal is
It becomes possible to change almost continuously from 0% to 100% almost completely.

(3) 2つのモータを駆動する際、駆動パルス信号の
位相をずらせて(例えば半周期ずらせる)駆動すれば、
モータトルクを精度良く制御できると共に、電源電流の
リップルも低減できる。
(3) When driving the two motors, if the driving pulse signals are driven by shifting the phase (for example, shifting by half a cycle),
The motor torque can be controlled with high accuracy, and the ripple of the power supply current can be reduced.

(4) 上記リップルが低減すると、平滑回路の規模も
小さくなり、装置の小型化が可能となる。
(4) If the ripple is reduced, the scale of the smoothing circuit is also reduced, and the device can be downsized.

また、電流リップルによる電源系誘導ノイズも低減
し、他の回路の誤動作も少なくなる。
Further, the power supply system induced noise due to the current ripple is also reduced, and malfunctions of other circuits are reduced.

【図面の簡単な説明】[Brief description of the drawings]

第1図は、本発明の原理図、 第2図は、本発明の1実施例におけるPWM変換回路のブ
ロック図、 第3図は、第2図の各部波形図、 第4図乃至第10図は従来例を示した図であり、 第4図は、モータ制御部のブロック図、 第5図は、PWM変換回路のブロック図、 第6図、第7図は、電力増幅回路の説明図、 第8図は、第5図の各部波形図、 第9図は、PWM変換回路の他の回路例、 第10図は、第9図の各部波形図である。 30……クロック回路 31……分周カウンタ回路 32、33……DA変換回路 34……インバータ COMP……コンパレータ
FIG. 1 is a principle diagram of the present invention, FIG. 2 is a block diagram of a PWM conversion circuit in one embodiment of the present invention, FIG. 3 is a waveform diagram of each part of FIG. 2, and FIGS. FIG. 4 is a diagram showing a conventional example, FIG. 4 is a block diagram of a motor control unit, FIG. 5 is a block diagram of a PWM conversion circuit, and FIGS. 6 and 7 are explanatory diagrams of a power amplification circuit. FIG. 8 is a waveform diagram of each part of FIG. 5, FIG. 9 is another circuit example of the PWM conversion circuit, and FIG. 10 is a waveform diagram of each part of FIG. 30 …… Clock circuit 31 …… Division counter circuit 32, 33 …… DA conversion circuit 34 …… Inverter COMP …… Comparator

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】パルス駆動により、直流サーボモータの電
機子電流を連続的に変化させて、発生トルクを制御し、
該直流サーボモータを、起動、停止、あるいは定速回転
するように駆動する直流サーボモータのパルス駆動方式
において、 一定周期のクロック信号を発生するクロック回路と、該
クロック信号を計数すると共に、分周出力が得られるよ
うにした分周カウンタ回路と、該分周カウンタ回路の出
力をアナログ信号に変換する2つのDA変換回路を設け、 一方のDA変換回路には、前記分周カウンタ回路の全ての
桁の出力信号をそのまま入力し、他方のDA変換回路に
は、前記分周カウンタ回路の出力の内、最上位桁の出力
信号を反転して入力すると共に、残りの桁の出力信号を
そのまま入力することにより、 前記2つのDA変換回路の出力に、それぞれ位相のずれた
ランプ電圧を発生させ、これらのランプ電圧を用いて、
それぞれ繰り返しパルスの位相のずれた2組の駆動パル
ス信号を生成し、該2組の駆動パルス信号により、2組
の直流サーボモータを同時に駆動することを特徴とした
直流サーボモータのパルス駆動方式。
1. A pulse drive is used to continuously change the armature current of a DC servo motor to control the generated torque,
In a pulse driving method of a DC servo motor that drives the DC servo motor so as to start, stop, or rotate at a constant speed, a clock circuit that generates a clock signal of a constant cycle, counts the clock signal, and divides the frequency. A frequency division counter circuit that is configured to obtain an output and two DA conversion circuits that convert the output of the frequency division counter circuit into an analog signal are provided. One DA conversion circuit includes all the frequency division counter circuits. The output signal of the digit is input as it is, and the output signal of the most significant digit of the output of the frequency division counter circuit is inverted and input to the other DA conversion circuit, and the output signals of the remaining digits are input as they are. By doing so, a ramp voltage with a phase shift is generated at the outputs of the two DA conversion circuits, and by using these ramp voltages,
A pulse drive system for a DC servo motor, characterized in that two sets of drive pulse signals each having a repetitive pulse phase difference are generated, and two sets of the DC servo motors are simultaneously driven by the two sets of drive pulse signals.
JP2247963A 1990-09-18 1990-09-18 DC servo motor pulse drive system Expired - Fee Related JP2672886B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2247963A JP2672886B2 (en) 1990-09-18 1990-09-18 DC servo motor pulse drive system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2247963A JP2672886B2 (en) 1990-09-18 1990-09-18 DC servo motor pulse drive system

Publications (2)

Publication Number Publication Date
JPH04127899A JPH04127899A (en) 1992-04-28
JP2672886B2 true JP2672886B2 (en) 1997-11-05

Family

ID=17171158

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2247963A Expired - Fee Related JP2672886B2 (en) 1990-09-18 1990-09-18 DC servo motor pulse drive system

Country Status (1)

Country Link
JP (1) JP2672886B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5331539A (en) * 1992-12-01 1994-07-19 Pitney Bowes Inc. Mailing machine including multiple channel pulse width modulated signal circuit

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54101120A (en) * 1978-01-25 1979-08-09 Matsushita Electric Ind Co Ltd Controller for motor
JPS62163587A (en) * 1986-01-14 1987-07-20 Hitachi Seiko Ltd Dc servomotor driving device

Also Published As

Publication number Publication date
JPH04127899A (en) 1992-04-28

Similar Documents

Publication Publication Date Title
US3947738A (en) Pulsed power supply
US5036264A (en) Brushless motor with no rotor-position sensor
JPH07250492A (en) Motor control device and method
US4056775A (en) Electronic kWh meter having internal power supply and error correction system
JP2672886B2 (en) DC servo motor pulse drive system
JPH03183379A (en) Ultrasonic motor drive circuit
JPH0429316B2 (en)
JPH1175396A (en) Position sensorless motor drive device
US6043619A (en) Method and circuit arrangement for commutation of a multiple winding electric motor
JPS63302794A (en) Motor current control
JP2007306683A (en) Motor driving device
JP2506907Y2 (en) Motor drive signal output circuit
JP3578698B2 (en) Brushless DC motor drive
JPS6242620A (en) Pwm type d/a converting circuit
JP2002064944A (en) Method and apparatus for charging capacitor
JPS62118784A (en) Speed controller for dc motor
JP3089025B2 (en) Control method and control device for stepping motor
JP2001008489A (en) Inverter
JPS62272886A (en) Dc motor drive circuit
JPS62254692A (en) Stepper motor driving circuit
JPS5889093A (en) Speed controller for motor
JPS6159647B2 (en)
JPS62460B2 (en)
JP2999901B2 (en) Method and apparatus for controlling ternary output pulse width modulation
JPS62131786A (en) Speed controller for brushless motor

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees