JP2517926B2 - Current tracking type inverter - Google Patents

Current tracking type inverter

Info

Publication number
JP2517926B2
JP2517926B2 JP61238712A JP23871286A JP2517926B2 JP 2517926 B2 JP2517926 B2 JP 2517926B2 JP 61238712 A JP61238712 A JP 61238712A JP 23871286 A JP23871286 A JP 23871286A JP 2517926 B2 JP2517926 B2 JP 2517926B2
Authority
JP
Japan
Prior art keywords
switching elements
hysteresis
current
circuit
error signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP61238712A
Other languages
Japanese (ja)
Other versions
JPS6395856A (en
Inventor
義也 荻原
正光 熊沢
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nissin Electric Co Ltd
Original Assignee
Nissin Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nissin Electric Co Ltd filed Critical Nissin Electric Co Ltd
Priority to JP61238712A priority Critical patent/JP2517926B2/en
Publication of JPS6395856A publication Critical patent/JPS6395856A/en
Application granted granted Critical
Publication of JP2517926B2 publication Critical patent/JP2517926B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Inverter Devices (AREA)

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は電流追従型インバータの改良に係わる。DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to an improvement in a current tracking type inverter.

[従来技術と問題点] 第3図に従来より知られているヒステリシスコンパレ
ータ方式電流追従型インバータを示す。
[Prior Art and Problems] FIG. 3 shows a conventionally known hysteresis comparator type current tracking type inverter.

図示のように、直流電源Eに対し、スイッチング素子
S1とS3を直列に、またスイッチング素子S2とS4を直列に
接続し、前記スイッチング素子S1〜S4の各々の端子間に
回生用ダイオードD1〜D4をそれぞれスイッチング素子の
通電方向と逆にして接続し、前記スイッチング素子S1
S3の接続点により電流変化を抑制する限流リアクトルL0
を介して負荷1の一端に接続し、負荷1の他端はスイッ
チング素子S2とS4の接続点と接続され、インバータ回路
が構成される。
As shown in the figure, for the DC power source E, a switching element
The S 1 and S 3 in series, also connects the switching element S 2 and S 4 in series, each switching element regenerative diode D 1 to D 4 between each of terminals of the switching elements S 1 to S 4 Connected in the reverse direction of the energization, and with the switching element S 1
Current limiting reactor L 0 that suppresses current change by connecting point of S 3
Is connected to one end of the load 1, and the other end of the load 1 is connected to the connection point of the switching elements S 2 and S 4 to form an inverter circuit.

2はインバータ負荷電流を検出する電流検出器で、そ
の出力信号は誤差検出器3に入力する。誤差検出器3は
図示していないが電流設定器よりの電流設定値を入力し
て、設定電流に対するインバータ負荷電流の誤差を検出
する。4はヒステリシスコンパレータであり、その出力
信号は、スイッチング素子S1とS4に対する駆動用アンプ
6−1,6−4に対し、反転回路5を介して入力され、ま
た、スイッチング素子S2とS3に対する駆動用アンプ6−
2,6−3に対して直接入力するように構成され、前記ヒ
ステリシスコンパレータ4において、その極性が正
(H)、負(L)いずれのレベルにあるかを判定し、こ
のヒステリシスコンパレータ4における出力信号を増幅
し、スイッチング素子S1とS4を閉とし、S2とS3を開とす
るか、これと全く反対にして、インバータ回路の通電制
御を行うようにしている。
Reference numeral 2 is a current detector for detecting the inverter load current, and its output signal is input to the error detector 3. Although not shown, the error detector 3 inputs a current set value from a current setter and detects an error of the inverter load current with respect to the set current. Reference numeral 4 denotes a hysteresis comparator, the output signal of which is input to the driving amplifiers 6-1 and 6-4 for the switching elements S 1 and S 4 through the inverting circuit 5, and the switching elements S 2 and S 4. amplifier for driving to the 3 6
The hysteresis comparator 4 is configured to be directly input to 2, 6-3, and determines whether the polarity of the polarity is positive (H) or negative (L), and outputs the hysteresis comparator 4. The signal is amplified, the switching elements S 1 and S 4 are closed, and S 2 and S 3 are opened, or the opposite is done, so that energization control of the inverter circuit is performed.

第4図は上記第3図インバータの動作状態の説明図で
ある。
FIG. 4 is an explanatory diagram of an operating state of the inverter shown in FIG.

インバータ負荷電流を検出し、この値と設定値との誤
差を求め、その極性H,Lによりスイッチング素子S1,S4
又はS2,S3を動作させるが、図において、20は電流設定
値を示し、21はヒステリシス幅を示し、22はインバータ
負荷電流を示す。
The inverter load current is detected, the error between this value and the set value is found, and the switching elements S 1 , S 4 , and
Alternatively, S 2 and S 3 are operated. In the figure, 20 indicates a current setting value, 21 indicates a hysteresis width, and 22 indicates an inverter load current.

インバータ負荷電流(出力電流)22を検出し、この値
と電流設定値20との誤差を求め、その極性が、例えば負
(L)であるとき、スイッチング素子S1とS4を動作さ
せ、その極性が正(H)となったとき、スイッチング素
子S2とS3を動作させ、限流リアクトルL0を含めた負荷に
正極電圧、または負極電圧を印加してインバータ負荷電
流を設定値20に追従させる。
The inverter load current (output current) 22 is detected, the error between this value and the current setting value 20 is calculated, and when the polarity is negative (L), the switching elements S 1 and S 4 are operated, and When the polarity becomes positive (H), the switching elements S 2 and S 3 are operated and the positive or negative voltage is applied to the load including the current limiting reactor L 0 to set the inverter load current to the set value 20. Make them follow.

インバータ出力電流の変化率は、設定値の変化率にく
らべ全ての場合において大きくするのが一般的である。
この理由はインバータ出力電流の変化率が設定値のそれ
より小さいと追従できないからである。
In general, the rate of change of the inverter output current is larger than the rate of change of the set value in all cases.
The reason is that if the rate of change of the inverter output current is smaller than that of the set value, it cannot follow.

この場合、例えば設定値が上昇中においても、ヒステ
リシスコンパレータ出力に従ってインバータ出力電流を
減少させる場合がある。また、設定値があまり変化しな
い場合でもインバータ出力電流の増減を繰返している。
これはヒステリシスコンパレータの特徴でもある。
In this case, for example, the inverter output current may be reduced according to the output of the hysteresis comparator even while the set value is increasing. Further, even when the set value does not change much, the inverter output current is repeatedly increased and decreased.
This is also a feature of the hysteresis comparator.

このように動作する為、電流設定値への追従性をよく
する為には、インバータ出力電流の変化率を大きくする
必要があり、また、設定値への追従精度を良くする為に
は、ヒステリシス幅を狭くする必要がある。しかし、ど
ちらの場合でも、スイッチング回数の増大をまねき、素
子のスイッチング損失、速度の点から大容量化、高精度
化に問題があった。
Since it operates in this way, it is necessary to increase the rate of change of the inverter output current in order to improve the followability to the current setting value. It is necessary to narrow the width. However, in both cases, there is a problem in increasing the number of times of switching, increasing the capacity and increasing the accuracy in terms of switching loss of the element and speed.

[問題を解決するための手段] 本発明は単相ヒステリシスコンパレータ方式電流追従
型インバータにおいて、異なる直流電圧値を有する電源
を備えるスイッチング回路を限流リアクトル及び負荷を
介して直列に接続したインバータ回路に、電流設定値の
変化率によって、それらの直流電圧の和あるいは差分が
負荷に加わるように、スイッチングを決めるようにし
て、高速追従性を満たしながらスイッチング回数を減ら
し、大容量化を可能とするものである。
[Means for Solving the Problem] The present invention relates to an inverter circuit in which a switching circuit including a power supply having different DC voltage values is connected in series via a current limiting reactor and a load in a single-phase hysteresis comparator type current follow-up inverter. , Switching is decided so that the sum or difference of the DC voltage is applied to the load according to the change rate of the current set value, and the number of times of switching is reduced while satisfying the high-speed followability, thereby enabling a large capacity. Is.

以下1図に示す実施例により、本発明を説明する。 The present invention will be described below with reference to an embodiment shown in FIG.

第3図と同一部分は同一符号で示す。 The same parts as those in FIG. 3 are designated by the same reference numerals.

直流電源E1に対し、スイッチング素子S1とS3を直列
に、また、スイッチング素子S2とS4を直列に接続し、前
記スイッチング素子S1〜S4の各々の端子間に回生用ダイ
オードD1〜D4をそれぞれスイッチング素子の通電方向と
通電方向を逆にして接続してスイッチング回路を形成
し、また別の直流電源E1とは電圧のことなる直流電源E2
に対し、スイッチング素子S5とS7を直列に、スイッチン
グ素子S6とS7を直列に接続し、前記スイッチング素子S5
〜S6の各々の端子間に回生用ダイオードD5〜D8をそれぞ
れスイッチング素子の通電方向と通電方向を逆にして接
続してスイッチング回路を形成し、スイッチング素子S1
とS3の接続点とスイッチング素子S6とS8の接続点の間に
接続変化を抑制する限流リアクトルL0を介して負荷1が
接続され、また、スイッチング素子S2とS4の接続点とス
イッチング素子S5とS7との接続点が接続され、2つの異
なる直流値の電源に対するスイッチング回路I,IIが限流
リアクトルL0と負荷1を介して直列に接続され、インバ
ータ回路を形成する。
Switching elements S 1 and S 3 are connected in series to the DC power source E 1 , and switching elements S 2 and S 4 are connected in series, and a regeneration diode is provided between the terminals of each of the switching elements S 1 to S 4. D 1 to D 4 respectively connected to the energized direction flowing direction of the switching device in the reverse form the switching circuit, also the DC becomes possible voltage from another DC power source E 1 power E 2
Hand, the switching element S 5 and S 7 in series, connects the switching element S 6 and S 7 in series, the switching element S 5
The regenerative diode D 5 to D 8 respectively connected to the energized direction flowing direction of the switching element in reverse to form a switching circuit between each of the terminals to S 6, the switching element S 1
Load through the suppressing current limiting reactor L 0 connection change between the connection point of the connection point of the switching element S 6 and S 8 of S 3 1 is connected to, also, connection of the switching element S 2 and S 4 The point and the connection point of the switching elements S 5 and S 7 are connected, and switching circuits I and II for the power supplies having two different DC values are connected in series via the current limiting reactor L 0 and the load 1, and the inverter circuit is connected. Form.

2はインバータ負荷電流の検出器であり、電流設定値
と比較するための誤差検出器3に入力し、その出力側
は、誤差信号を所定のヒステリシス幅で、H1,L1を判定
する第1のヒステリシスレープを備え、判定後さらに誤
差信号の増減が拡大する場合所定のヒステリシス幅で
H2,L2を判定する第2のヒステリシスループを備えたヒ
ステリシスコンパレータ7に接続される。
Reference numeral 2 is an inverter load current detector, which is input to an error detector 3 for comparison with a current set value, and the output side thereof judges the error signal with H 1 and L 1 with a predetermined hysteresis width. With a hysteresis rape of 1, if the increase or decrease of the error signal further increases after the judgment, with a predetermined hysteresis width
It is connected to a hysteresis comparator 7 having a second hysteresis loop for judging H 2 and L 2 .

このヒステリシスコンパレータ7の出力側は、直接S3
AMP,S2AMPに接続され、又反転回路5を介してS1AMP,S4A
MPに接続され、連動切換スイッチ8により、S5AMP,S8AM
Pがヒステリシスコンパレータ7に接続されるときは、S
7AMP,S6AMPは反転回路5を介して接続され、S5AMP,S8AM
Pが反転回路5を介して接続されるときは、S7AMP,S6AMP
は直接ヒステリシスコンパレータ7の出力側と接続でき
るように切換えられる。
The output side of this hysteresis comparator 7 is directly connected to S3
S1AMP, S4A connected to AMP, S2AMP and via inverting circuit 5
It is connected to MP, and S5AMP, S8AM by the interlock changeover switch 8.
When P is connected to the hysteresis comparator 7, S
7AMP and S6AMP are connected through the inverting circuit 5, and S5AMP and S8AM
When P is connected through the inverting circuit 5, S7AMP, S6AMP
Are switched so that they can be directly connected to the output side of the hysteresis comparator 7.

すでに述べたように、電源E1とE2は電圧値が異なり、
値の小さい方は回生可能な電源となる。
As already mentioned, the power supplies E 1 and E 2 have different voltage values,
The smaller value is the power source that can be regenerated.

[動作] 電流設定値の変化率が大きく変わる場合に、その最大
変化率に追従できるようにインバータの負荷電流変化率
を設定すると、電流設定波形の平坦な場合にスイッチン
グ回数が増加する。このため電流設定波形の平坦な部分
ではインバータの負荷電流変化率は小さくする。
[Operation] If the load current change rate of the inverter is set so as to follow the maximum change rate when the change rate of the current set value changes significantly, the number of times of switching increases when the current setting waveform is flat. For this reason, the load current change rate of the inverter is reduced in the flat portion of the current setting waveform.

電源E1とは異なる直流電圧値の電源E2を備えたスイッ
チング回路11を電源E1を備えるスイッチング回路Iに限
流アクトルL0および負荷1を介して直列に接続し、通常
は両スイッチング回路I,IIの出力電圧の極性を異なる極
性としている。設定値の変化率が小さい場合、このE1
E2の差の電圧により電流設定値に追従するようにヒステ
リシス動作する。
Connected in series through a current limiting Akutoru L 0 and the load 1 to the switching circuit I comprises a power E 1 a switching circuit 11 having a power E 2 different DC voltage value of the supply E 1, typically both switching circuits The polarities of the I and II output voltages are different. If the rate of change of the set value is small, this E 1
Hysteresis operation is performed so as to follow the current setting value by the voltage of the difference of E 2 .

電流設定値の変化率が大きくなり、インバータ電流が
追従できなくなり、誤差が大きくなって第2のヒステリ
シスループが働くとスイッチング回路の出力電圧極性が
変わり、E1とE2の和の電圧が負荷1及び限流リアクトル
L0に印加され、今までより大きな電流変化率となり、設
定値に追従する。
When the change rate of the current setting value becomes large, the inverter current cannot follow up, the error becomes large and the second hysteresis loop operates, the output voltage polarity of the switching circuit changes, and the voltage of the sum of E 1 and E 2 becomes the load. 1 and current limiting reactor
Applied to L 0 , the current change rate becomes larger than before and follows the set value.

第2図の電流設定値に従って動作を具体的に説明す
る。図において20は電流設定値を示す。
The operation will be specifically described according to the current set value in FIG. In the figure, 20 indicates a current setting value.

図において、aは設定電流値の変化が小さい部分を示
し、bは設定電流値の変化の大きい部分を示し、21は第
1のヒステリシス幅を示し、22及び22′は第2のヒステ
リシスループのヒステリシス幅を示し、上方のヒステリ
シス幅は第1のヒステリシスループの上限H1を間に上下
となるように設置し、下方のヒステリシス幅22′は第1
のヒステシスループの下限L1を間にして上下となるよう
に設置される。
In the figure, a indicates a portion where the change in the set current value is small, b indicates a portion where the change in the set current value is large, 21 indicates the first hysteresis width, and 22 and 22 'indicate the second hysteresis loop. Hysteresis width, the upper hysteresis width is installed so that it is above and below the upper limit H 1 of the first hysteresis loop, and the lower hysteresis width 22 'is the first
It is installed so that it is above and below the lower limit L 1 of the hysteresis loop of.

a部分では第1のヒステリシスループの域内での動作
を示す。第1のヒステリシスループのL1に達することに
より、スイッチング素子S1,S4がオンし、S6,S7がオンす
るので、電源E1とE2の差電圧で電流は上昇し、例えば第
2図Cで第1のヒステリシスループの上限H1に達して、
スイッチング素子S2,S3,S5,S8がオンし、インバータ負
荷電流は下降する。d点で示すように、インバータ負荷
電流が第2のヒステリシスループの上限H2に達したとき
は、スイッチング素子S2,S3がオンの状態で切換スイッ
チ8によりS6,S7がオンし、電源E1とE2が加算されて、
急速な下降状態を生じ、電流設定値の大きな変化に対応
する。インバータ負荷電流値がd点で示すように、第1
のヒステリシスループのヒステリシス幅21内にある第2
のヒステリシスループの上方下限eに達して、切換スイ
ッチ8は切換えられ、スイッチング素子S2,S3がオンの
状態で、S5,S8がオンとなり、インバータ負荷電流は電
源E1とE2の差電圧が負荷1および限流リアクトルL0を通
して流れる。
The part a shows the operation within the range of the first hysteresis loop. By reaching L 1 of the first hysteresis loop, the switching elements S 1 and S 4 are turned on and S 6 and S 7 are turned on, so that the current rises due to the difference voltage between the power sources E 1 and E 2 , for example, In FIG. 2C, the upper limit H 1 of the first hysteresis loop is reached,
The switching elements S 2 , S 3 , S 5 , S 8 are turned on, and the inverter load current drops. As indicated by the point d, when the inverter load current reaches the upper limit H 2 of the second hysteresis loop, S 6 and S 7 are turned on by the changeover switch 8 while the switching elements S 2 and S 3 are on. , Power supplies E 1 and E 2 are added,
It causes a rapid drop and responds to large changes in current setpoint. As shown by the point d in the inverter load current value,
The second within the hysteresis width 21 of the hysteresis loop of
Reaching the upper and lower limit e of the hysteresis loop of, the changeover switch 8 is changed over, the switching elements S 2 and S 3 are turned on, S 5 and S 8 are turned on, and the inverter load currents are the power supplies E 1 and E 2. A differential voltage of 1 flows through the load 1 and the current limiting reactor L 0 .

電流設定値が急上昇し、誤差信号が第2のヒステリシ
スループの下限L2に達したとき、スイッチング素子S1,S
4がオンの状態で、連動切換スイッチ8によりS5,S8がオ
ンし電源E1とE2の和が負荷1及び限流リアクトルL0に流
れてインバータ負荷電流を急上昇させ、設定電流値に追
従する。
When the current setting value suddenly rises and the error signal reaches the lower limit L 2 of the second hysteresis loop, the switching elements S 1 , S
When 4 is on, S 5 and S 8 are turned on by the interlock changeover switch 8 and the sum of the power supplies E 1 and E 2 flows to the load 1 and the current limiting reactor L 0 , causing the inverter load current to rise sharply and set To follow.

[効果] 以上説明のように、本発明は設定電流の変化率が大き
い時の電流追従を良好にし、変化率の小さい場合にもス
イッチング回数が不必要に多くしないヒステリシスコン
パレータ方式電流追従型インバータを実現できる。
[Effects] As described above, the present invention provides a hysteresis comparator type current follow-up type inverter that improves current follow-up when the rate of change of the set current is large and does not unnecessarily increase the number of times of switching even when the rate of change is small. realizable.

【図面の簡単な説明】[Brief description of drawings]

第1図は本発明の実施例を示す。 第2図は本発明の動作説明図である。 第3図は従来のヒステリシスコンパレータ方式電流追従
型インバータの一例を示す。 第4図は第3図インバータの動作説明図である。 1……負荷、2……インバータ負荷電流検出器、3……
誤差検出器、5……極性反転回路、7……ヒステリシス
コンパレータ、8……連動切換スイッチ。
FIG. 1 shows an embodiment of the present invention. FIG. 2 is an operation explanatory diagram of the present invention. FIG. 3 shows an example of a conventional hysteresis comparator type current tracking type inverter. FIG. 4 is an operation explanatory view of the inverter shown in FIG. 1 ... Load, 2 ... Inverter load current detector, 3 ...
Error detector, 5 ... polarity reversing circuit, 7 ... hysteresis comparator, 8 ... interlocking selector switch.

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】直流電源E1に並列に、回生用ダイオード
D1,D3をそれぞれ並列に接続したスイッチング素子S1,S3
を直列に接続した回路と回生用ダイオードD2,D4をそれ
ぞれ並列に接続したスイッチング素子S2,S4を直列に接
続した回路を接続した第1のスイッチング回路と、前記
電源E1とは異なる電圧の直流電源E2に並列に、回生用ダ
イオードD5,D7をそれぞれ並列に接続したスイッチング
素子S5,S7を直列に接続した回路と回生用ダイオードD6,
D8をそれぞれ並列に接続したスイッチング素子S6,S8
直列に接続した回路を接続した第2のスイッチング回路
とを前記スイッチング素子S1,S3の接続点とスイッチン
グ素子S6,S8の接続点の間で限流リアクリルL0と負荷1
を直列に接続するとともにスイッチング素子S2,S4の接
続点とスイッチング素子S5,S7の接続点とを接続したイ
ンバータ回路に、電流設定値と負荷電流値の誤差を検出
する誤差検出器3と、該検出器よりの誤差信号を入力と
し、第1の所定のヒステリシス幅で前記信号の上限H1
又は下限L1を判定する第1のヒステリシスループと前記
誤差信号の判定後も誤差信号の増減が拡大する場合、第
2の所定のヒステリシス幅で該信号の上限H2、又は下限
L2を判定する第2のヒステリシスループを有し、前記誤
差信号が第2のヒステリシス幅の領域から前記第1のヒ
ステリシス幅の領域に復帰したとき、前記第1のヒステ
リシス幅の上限H1および下限L1を判定するヒステリシス
コンパレータ7を備え、スイッチング素子S1,S4側は極
性反転回路5を介し、S2,S3側は直接ヒステリシスコン
パレータ7の出力側に接続され、スイッチング素子S5,S
6,S7,S8側はヒステリシスコンパレータ7の出力側との
間で連動切換スイッチ8により、スイッチング素子S5,S
8側がヒステリシスコンパレータ7の出力側と直接接続
される時、S6,S7側は極性反転回路5を介して前記ヒス
テリシスコンパレータ7の出力側と接続され、S5,S8
が極性反転回路5を介して前記ヒステリシスコンパレー
タ7の出力側と接続される時、S6,S7側は直接ヒステリ
シスコンパレータ7の出力側と接続されるように構成さ
れ、下記の動作をすることを特徴とする電流追従型イン
バータ。 a:誤差信号が第1のヒステリシスループの下限L1に達す
ることにより、スイッチング素子S1,S4,S6,S7がオン
し、その他のスイッチング素子がオフする。 b:誤差信号が第1のヒステリシスループの上限H1に達す
ることにより、スイッチング素子S2,S3,S5,S8がオン
し、その他のスイッチング素子がオフする。 c:誤差信号が第2のヒステリシスループの上限H2に達す
ることにより、スイッチング素子S2,S3がオンの状態
で、連動切換スイッチ8によりS6,S7がオンし、その他
のスイッチ素子がオフする。 d:誤差信号が第2のヒステリシスループの下限L2に達す
ることにより、スイッチング素子S1,S4がオンの状態
で、連動切換スイッチ8によりS5,S8がオンし、その他
のスイッチング素子がオフする。
1. A regenerative diode in parallel with a DC power source E 1.
Switching elements S 1 and S 3 in which D 1 and D 3 are connected in parallel
Is connected in series with a circuit in which switching elements S 2 and S 4 in which regenerative diodes D 2 and D 4 are respectively connected in parallel are connected, and the power source E 1. A circuit in which switching elements S 5 and S 7 in which regeneration diodes D 5 and D 7 are respectively connected in parallel are connected in series to a DC power source E 2 of different voltage and regeneration diode D 6 and
A second switching circuit in which a circuit in which switching elements S 6 and S 8 in which D 8 are respectively connected in parallel are connected is connected to a connection point of the switching elements S 1 and S 3 and switching elements S 6 and S 8 Current limiting acrylic resin L 0 and load 1 between the connection points
An error detector for detecting an error between a current setting value and a load current value in an inverter circuit in which the connecting points of the switching elements S 2 and S 4 and the connecting points of the switching elements S 5 and S 7 are connected in series. 3 and an error signal from the detector as an input, the upper limit H 1 of the signal with a first predetermined hysteresis width,
Or, if the increase / decrease of the error signal expands even after the first hysteresis loop for judging the lower limit L 1 and the judgment of the error signal, the upper limit H 2 of the signal or the lower limit of the second predetermined hysteresis width
A second hysteresis loop for determining L 2 , and when the error signal returns from the second hysteresis width region to the first hysteresis width region, the first hysteresis width upper limit H 1 and comprising a hysteresis comparator 7 determines the lower limit L 1, the switching element S 1, S 4 side via the polarity inversion circuit 5, the S 2, S 3 side is connected to the output side of the direct hysteresis comparator 7, the switching element S 5 , S
6, S 7, the interlocking switch 8 between the S 8 side to the output side of the hysteresis comparator 7, the switching element S 5, S
When the 8 side is directly connected to the output side of the hysteresis comparator 7, the S 6 and S 7 sides are connected to the output side of the hysteresis comparator 7 via the polarity inverting circuit 5, and the S 5 and S 8 sides are connected to the polarity inverting circuit 5 when connected to the output side of the hysteresis comparator 7 via, S 6, S 7 side is formed so as to be connected to the direct output side of the hysteresis comparator 7, current, characterized by the following sequence of operations Follow-up inverter. a: When the error signal reaches the lower limit L 1 of the first hysteresis loop, the switching elements S 1 , S 4 , S 6 , S 7 are turned on and the other switching elements are turned off. b: When the error signal reaches the upper limit H 1 of the first hysteresis loop, the switching elements S 2 , S 3 , S 5 , S 8 are turned on, and the other switching elements are turned off. c: When the error signal reaches the upper limit H 2 of the second hysteresis loop, the switching elements S 2 and S 3 are turned on, and the interlocking selector switch 8 turns on S 6 and S 7 , and the other switching elements. Turns off. d: When the error signal reaches the lower limit L 2 of the second hysteresis loop, the switching elements S 1 and S 4 are turned on, and the interlocking changeover switch 8 turns on S 5 and S 8 , and the other switching elements Turns off.
JP61238712A 1986-10-07 1986-10-07 Current tracking type inverter Expired - Lifetime JP2517926B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61238712A JP2517926B2 (en) 1986-10-07 1986-10-07 Current tracking type inverter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61238712A JP2517926B2 (en) 1986-10-07 1986-10-07 Current tracking type inverter

Publications (2)

Publication Number Publication Date
JPS6395856A JPS6395856A (en) 1988-04-26
JP2517926B2 true JP2517926B2 (en) 1996-07-24

Family

ID=17034148

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61238712A Expired - Lifetime JP2517926B2 (en) 1986-10-07 1986-10-07 Current tracking type inverter

Country Status (1)

Country Link
JP (1) JP2517926B2 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3741171B2 (en) * 1996-06-17 2006-02-01 株式会社安川電機 Multiple pulse width modulation power converter
DE102011003861A1 (en) 2011-02-09 2012-08-09 Robert Bosch Gmbh System for charging an energy store and method for operating a charging system
MX2019015000A (en) 2017-06-12 2020-02-26 Tae Tech Inc Multi-level multi-quadrant hysteresis current controllers and methods for control thereof.

Also Published As

Publication number Publication date
JPS6395856A (en) 1988-04-26

Similar Documents

Publication Publication Date Title
JPS61154495A (en) Drive controller of dc motor
JPH0634594B2 (en) Voltage source inverter
US4284932A (en) System for driving DC motor
US4739465A (en) Low loss and anti-shoot-through pulse width modulated inverter controller
JPH1096480A (en) Solenoid valve driving circuit
JP2517926B2 (en) Current tracking type inverter
US3684940A (en) Power amplifier having source of different power capabilities for energizing a servo motor
EP0416933B1 (en) Driver circuit for a large capacity switching element
JP2517930B2 (en) Current tracking type inverter
US5159542A (en) Selectable hysteresis controller for pulse width modulated inverter
US4703238A (en) Amplifier system for D.C. motor
JPS60194764A (en) Base drive circuit of pwm inverter
JP2517915B2 (en) Hysteresis comparator type current tracking type inverter
KR0174490B1 (en) Space vector modulated hysteresis current controller
JPS63136966A (en) Current follow-up inverter of hysteresis comparator type
JP2975381B2 (en) Switch element drive circuit
JPH0213709A (en) Combustion controller
US4079270A (en) Gate control apparatus
EP0527641B1 (en) H-bridge flyback recirculator
JPS61142960A (en) Controller of booster chopper
JPH0246176A (en) Output voltage detecting circuit for inverter device
JP2530858Y2 (en) Positioning control circuit
JP2006352780A (en) Servo amplifier
JPS6111996Y2 (en)
JP2813267B2 (en) Drive circuit