JP2003200839A - Controller for electric power steering device - Google Patents

Controller for electric power steering device

Info

Publication number
JP2003200839A
JP2003200839A JP2002001139A JP2002001139A JP2003200839A JP 2003200839 A JP2003200839 A JP 2003200839A JP 2002001139 A JP2002001139 A JP 2002001139A JP 2002001139 A JP2002001139 A JP 2002001139A JP 2003200839 A JP2003200839 A JP 2003200839A
Authority
JP
Japan
Prior art keywords
failure
fet
control
relay
bridge circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2002001139A
Other languages
Japanese (ja)
Inventor
Tamotsu Yamaura
保 山浦
Hiroshi Sato
博 佐藤
Toshinori Aihara
俊徳 相原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Unisia JKC Steering Systems Co Ltd
Original Assignee
Unisia JKC Steering Systems Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Unisia JKC Steering Systems Co Ltd filed Critical Unisia JKC Steering Systems Co Ltd
Priority to JP2002001139A priority Critical patent/JP2003200839A/en
Publication of JP2003200839A publication Critical patent/JP2003200839A/en
Pending legal-status Critical Current

Links

Landscapes

  • Power Steering Mechanism (AREA)
  • Control Of Ac Motors In General (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To surely shut off through-current only when determining on failure of an FET in an H bridge circuit 18 and shorten a PWM control stop period to the utmost, in a controller for electric power steering device including a torque sensor 9, an assist motor 10, and a control unit 13 for driving the motor by the H bridge circuit 18 of a feedback system according to steering torque. <P>SOLUTION: A power source relay 13b is inserted in a cable way connecting the H bridge circuit 18 and a battery 14, and a relay 18e is inserted, for example, in an upper part of a left driving circuit and a relay 18f in an lower part thereof, respectively. <P>COPYRIGHT: (C)2003,JPO

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、車両の操舵系に対
して操舵補助力を発生するアシストモータを有した電動
パワーステアリング装置の制御装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a control device for an electric power steering system having an assist motor for generating a steering assist force for a steering system of a vehicle.

【0002】[0002]

【従来の技術】従来の電動パワーステアリング装置は、
運転者による操舵時の操舵トルクを補助するために、ト
ルクセンサによって操舵トルクを検出するとともに、車
速センサによって車速を検出し、前記検出された車速お
よびトルクに応じてアシストモータを駆動し、操舵トル
クにアシストトルクを付加してステアリングホイールの
操作性を向上させるように構成されていた。
2. Description of the Related Art A conventional electric power steering device is
In order to assist the steering torque at the time of steering by the driver, the steering torque is detected by the torque sensor, the vehicle speed is detected by the vehicle speed sensor, and the assist motor is driven according to the detected vehicle speed and torque. The assist torque was added to the steering wheel to improve the operability of the steering wheel.

【0003】前記アシストモータを駆動する回路として
は、半導体制御素子、例えばFET(電界効果トランジ
スタ)をブリッジ接続してなるHブリッジ回路が用いら
れている。
As a circuit for driving the assist motor, a semiconductor control element, for example, an H-bridge circuit in which FETs (field effect transistors) are bridge-connected is used.

【0004】すなわち、バッテリの正負極端子間にFE
Tをブリッジ接続し、該ブリッジ回路の橋絡点間にアシ
ストモータを接続し、右操舵時には、前記Hブリッジ回
路の右側駆動用回路の上段部、下段部のFETを例えば
パルス幅変調(以下、PWMと称する)制御してアシス
トモータを右回転させ、左操舵時には、前記Hブリッジ
回路の左側駆動用回路の上段部、下段部のFETをPW
M制御してアシストモータを左回転させている。
That is, the FE is placed between the positive and negative terminals of the battery.
When T is bridge-connected, an assist motor is connected between the bridge points of the bridge circuit, and at the time of right steering, the FETs on the upper and lower stages of the right driving circuit of the H-bridge circuit are pulse-width modulated (hereinafter, (Referred to as PWM), the assist motor is rotated to the right, and at the time of steering to the left, the FETs in the upper and lower stages of the left side drive circuit of the H bridge circuit are PWed.
The assist motor is rotated counterclockwise by M control.

【0005】この電動パワーステアリング装置における
制御装置は、例えば特開2001−206236号公報
に開示されているように、Hブリッジ回路と電源間の通
電ラインと、Hブリッジ回路とアシストモータ間に各々
リレーを設けている。
As disclosed in Japanese Patent Laid-Open No. 2001-206236, for example, a control device in this electric power steering device includes relays between an H bridge circuit and a power source and a relay between the H bridge circuit and an assist motor. Is provided.

【0006】即ち、装置の非稼働状態においては、リレ
ーを開状態に維持して通電ラインを遮断状態とし、例え
ばバッテリ逆接続による大電流の発生等を回避してい
る。
That is, when the apparatus is not in operation, the relay is kept open to disconnect the energizing line to avoid generation of a large current due to reverse battery connection, for example.

【0007】また装置の稼働時にFETの短絡故障など
が起きた場合には、この故障に起因する大電流の発生や
モータの誤動作、或いは回生ロックの回避のために、リ
レーを開状態に切り換えて通電ラインを遮断する構成と
している。
Further, when a short circuit failure of the FET occurs during the operation of the device, the relay is switched to an open state in order to avoid generation of a large current due to the failure, malfunction of the motor, or regenerative lock. The power line is cut off.

【0008】[0008]

【発明が解決しようとする課題】しかしながら前記特開
2001−206236号公報に開示された装置は、H
ブリッジ回路と電源間の通電ラインに設けられたリレー
が故障した場合であって、且つ上、下段FETが同時に
オン(短絡)して貫通電流が流れるような故障状態の場
合、Hブリッジ回路とアシストモータとの間に設けられ
たリレーではこの貫通電流を遮断することができないと
いった問題があった。
However, the device disclosed in the above-mentioned Japanese Patent Laid-Open No. 2001-206236 is not
If the relay provided in the energization line between the bridge circuit and the power supply fails, and if the upper and lower FETs are simultaneously turned on (short-circuited) and a through current flows, an H bridge circuit and assist The relay provided between the motor and the motor has a problem that the through current cannot be interrupted.

【0009】また従来の電動パワーステアリング装置の
制御装置では、外部ノイズ等が原因でFETが単にオン
固定されただけの場合であっても、それをオン故障であ
ると断定して前述したようなリレーを遮断したり、PW
M制御を停止しており、アシスト停止頻度が非常に高く
なるという問題があった。
Further, in the conventional control device for the electric power steering device, even if the FET is simply fixed to be ON due to external noise or the like, it is determined that it is an ON failure, and the above-described control is performed. Relay cutoff, PW
Since the M control is stopped, there is a problem that the assist stop frequency becomes very high.

【0010】また、前記Hブリッジ回路のどのFETが
オン故障しているかを判別し、該判別結果に基づいて適
切な制御を行うといったきめ細かな制御はなされていな
かった。
Further, fine control such as determining which FET of the H-bridge circuit has an ON failure and performing appropriate control based on the determination result has not been performed.

【0011】本発明は上記の点に鑑みてなされたもので
その目的は、Hブリッジ回路の半導体制御素子のオン故
障が確定したときだけ貫通電流を確実に遮断することが
できるとともに、PWM制御停止期間を極力短くし、且
つどの半導体制御素子のオン故障かによって適切な制御
を行うことができる電動パワーステアリング装置の制御
装置を提供することにある。
The present invention has been made in view of the above points, and an object thereof is to surely interrupt a through current only when an on-failure of a semiconductor control element of an H-bridge circuit is confirmed and to stop PWM control. An object of the present invention is to provide a control device for an electric power steering device, which can shorten the period as much as possible and can perform appropriate control depending on which semiconductor control element is in an ON failure.

【0012】[0012]

【課題を解決するための手段】上記課題を解決するため
の本発明の電動パワーステアリング装置の制御装置は、
ハンドルの操舵トルクを検出するトルクセンサと、前記
ハンドルと一体的に設けられたステアリングシャフトを
補助負荷付勢するモータと、前記操舵トルクの大きさに
応じて前記モータをフィードバック系のHブリッジ回路
で駆動するコントロールユニットとを具備した電動パワ
ーステアリング装置の制御装置において、前記Hブリッ
ジ回路と電源を結ぶ電路に介挿された第1リレーと、前
記Hブリッジ回路上段部であって、右側駆動用回路又は
左側駆動用回路のうちいずれか一方に介挿された第2リ
レーと、前記Hブリッジ回路下段部であって、前記第2
リレーと同じ側の駆動用回路に介挿された第3リレーと
を有することを特徴としている。
A control device for an electric power steering system according to the present invention for solving the above-mentioned problems is provided as follows.
A torque sensor for detecting the steering torque of the steering wheel, a motor for energizing an auxiliary load to the steering shaft provided integrally with the steering wheel, and a H-bridge circuit of a feedback system for the motor according to the magnitude of the steering torque. A control device for an electric power steering device, comprising: a control unit for driving; a first relay inserted in an electric path connecting the H bridge circuit and a power source; and an upper stage portion of the H bridge circuit, which is a right side driving circuit. Or a second relay inserted in either one of the left side driving circuits and the H bridge circuit lower stage part,
It is characterized in that it has a relay and a third relay inserted in a drive circuit on the same side.

【0013】また、前記Hブリッジ回路を構成する半導
体制御素子のオン故障を検出してから、該故障が所定時
間継続したときにオン故障を確定して、前記第1、第2
および第3リレーを開状態にするオン故障確定処理と、
前記オン故障確定前の所定時間のみ、前記第2および第
3リレーを開状態にするとともに、前記Hブリッジ回路
の半導体制御素子のパルス幅変調制御を停止させる故障
中処理とを行う制御部を備えたことを特徴としている。
Further, after detecting an on-failure of the semiconductor control element constituting the H-bridge circuit, the on-failure is determined when the failure continues for a predetermined time, and the first and second
And an ON failure determination process for opening the third relay,
A control unit that performs an in-fault process for opening the second and third relays and stopping the pulse width modulation control of the semiconductor control element of the H-bridge circuit only for a predetermined time period before the on-fault is determined. It is characterized by that.

【0014】また、前記Hブリッジ回路のオン故障時
に、該Hブリッジ回路を構成する半導体制御素子のう
ち、いずれの半導体制御素子がオン故障したかを判別す
る判別処理を行い、前記Hブリッジ回路の右側駆動用回
路又は左側駆動用回路のうち、パルス幅変調制御が行わ
れている側の回路を構成する上段部又は下段部の半導体
制御素子のオン故障を判別した場合は、前記パルス幅変
調制御を継続するとともに、前記オン故障が所定時間継
続した後にオン故障を確定して前記第1、第2および第
3リレーを開状態にする処理を実行し、前記Hブリッジ
回路の右側駆動用回路又は左側駆動用回路のうち、パル
ス幅変調制御が行われていない側の回路を構成する上段
部又は下段部の半導体制御素子のオン故障を判別した場
合は、前記パルス幅変調制御を微小期間のみ停止させる
処理と、前記第2又は第3リレーを、微小期間よりも長
い期間開状態とした後再投入する処理と、前記再投入時
点まで前記オン故障が継続したときに前記オン故障を確
定して前記第1、第2および第3リレーを開状態にする
処理とを実行する制御部を備えたことを特徴としてい
る。
When the H-bridge circuit is on-failed, a determination process is performed to determine which of the semiconductor control elements forming the H-bridge circuit has an on-failure, and the H-bridge circuit of the H-bridge circuit is checked. Among the right-side driving circuit or the left-side driving circuit, when the ON failure of the semiconductor control element of the upper part or the lower part constituting the circuit on the side where the pulse width modulation control is performed is determined, the pulse width modulation control is performed. And the process of opening the first, second, and third relays by determining the on-failure after the on-failure continues for a predetermined time, and the right drive circuit of the H-bridge circuit or When it is determined that the semiconductor control element of the upper stage or the lower stage of the left side driving circuit that constitutes the circuit on the side where the pulse width modulation control is not performed is ON-failed, The process of stopping the control only for a minute period, the process of re-closing the second or third relay after the open state for a period longer than the minute period, and the process of continuing the ON failure until the re-closing time. It is characterized in that a control unit is provided for executing a process of establishing an on-failure and opening the first, second and third relays.

【0015】[0015]

【発明の実施の形態】以下図面を参照しながら本発明の
一実施形態例を説明する。図1は、本発明が適用される
電動パワーステアリング装置の全体構成を示している。
図1において、ステアリングホイール1は、入力軸側ス
テアリングシャフト2a、出力軸側ステアリングシャフ
ト2b、ユニバーサルジョイント3、中間シャフト4お
よびユニバーサルジョイント5を介してピニオン軸6に
連結されている。
DETAILED DESCRIPTION OF THE INVENTION An embodiment of the present invention will be described below with reference to the drawings. FIG. 1 shows the overall configuration of an electric power steering device to which the present invention is applied.
In FIG. 1, the steering wheel 1 is connected to a pinion shaft 6 via an input shaft side steering shaft 2a, an output shaft side steering shaft 2b, a universal joint 3, an intermediate shaft 4 and a universal joint 5.

【0016】このピニオン軸6の下端部は、水平に延び
るラック軸7に噛合し、該ラック軸7とピニオン軸6に
よってラックアンドピニオン機構を構成している。ラッ
ク軸7の両端部は、タイロッド8a,8bを各々介して
操向車輪(図示省略)に接続され、ラック軸7が水平方
向に移動することで左右の車輪が操舵されるようになっ
ている。
The lower end of the pinion shaft 6 meshes with a horizontally extending rack shaft 7, and the rack shaft 7 and the pinion shaft 6 constitute a rack and pinion mechanism. Both ends of the rack shaft 7 are connected to steering wheels (not shown) via tie rods 8a and 8b, respectively, and the rack shaft 7 is horizontally moved so that the left and right wheels are steered. .

【0017】ステアリングシャフト2aにはステアリン
グホイール1の操舵トルクを検出するトルクセンサ9が
設けられ、該ステアリングホイール1の操舵力を補助す
るアシストモータ10が減速器11を介してステアリン
グシャフト2bに結合されている。
A torque sensor 9 for detecting the steering torque of the steering wheel 1 is provided on the steering shaft 2a, and an assist motor 10 for assisting the steering force of the steering wheel 1 is coupled to the steering shaft 2b via a speed reducer 11. ing.

【0018】13はパワーステアリング装置を制御する
コントロールユニットであり、バッテリ14からイグニ
ッションスイッチ15を介して電力が供給され、トルク
センサ9で検出された操舵トルクと車速センサ16で検
出された車速に基づいてモータ駆動電流(目標電流指令
値)を求め、該目標電流指令値に基づいてアシストモー
タ10に供給する電流を制御する。
Reference numeral 13 is a control unit for controlling the power steering device, which is supplied with electric power from a battery 14 through an ignition switch 15 and is based on a steering torque detected by a torque sensor 9 and a vehicle speed detected by a vehicle speed sensor 16. Then, the motor drive current (target current command value) is obtained, and the current supplied to the assist motor 10 is controlled based on the target current command value.

【0019】コントロールユニット13は、前記アシス
トモータ10を駆動するHブリッジ回路の半導体制御素
子のオン故障を検出し、該故障が所定時間継続するか否
かを判定する機能や、どの半導体制御素子でオン故障が
発生したかを判別する機能や、前記オン故障の検出状況
に応じてPWM制御を停止、実行させる機能等を実行す
る、例えばマイクロコンピュータを有しており、具体的
には図2のように構成されている。
The control unit 13 has a function of detecting an ON failure of the semiconductor control element of the H-bridge circuit for driving the assist motor 10 and determining whether or not the failure continues for a predetermined time. For example, a microcomputer has a function of determining whether an ON failure has occurred, a function of stopping and executing PWM control according to the detection status of the ON failure, and the like. Is configured.

【0020】図2において図1と同一部分は同一符号を
もって示している。18は、FET(電界効果トランジ
スタ)18a〜18dをブリッジ接続してHブリッジ回
路を構成するとともに、FET18aと共通接続点P間
にリレー18e(第2リレー)を介挿し、FET18d
と共通接続点N間にリレー18f(第3リレー)を介挿
した電動機駆動回路である。
In FIG. 2, the same parts as those in FIG. 1 are designated by the same reference numerals. Reference numeral 18 denotes an FET (field effect transistor) 18a to 18d that is bridge-connected to form an H-bridge circuit, and a relay 18e (second relay) is inserted between the FET 18a and the common connection point P to provide an FET 18d.
And a common connection point N between the relay 18f (third relay).

【0021】前記Hブリッジ回路の橋絡点、すなわち共
通接続点RとL間にはアシストモータ10が接続されて
いる。
An assist motor 10 is connected between the bridge points of the H bridge circuit, that is, between the common connection points R and L.

【0022】前記共通接続点Pは電流検出用抵抗13
c、リレー13b(第1リレー)およびヒューズF1
介してバッテリ14の正極に接続されている。前記バッ
テリ14の正極はイグニッションスイッチ15およびヒ
ューズF2を介して、コントロールユニット13内の各
回路に電源を供給するための電源回路13aにも接続さ
れている。前記Hブリッジ回路の共通接続点Nは接地さ
れている。
The common connection point P is a current detection resistor 13
c, the relay 13b (first relay) and the fuse F 1 are connected to the positive electrode of the battery 14. The positive electrode of the battery 14 through an ignition switch 15 and a fuse F 2, is also connected to the power supply circuit 13a for supplying power to each circuit in the control unit 13. The common connection point N of the H bridge circuit is grounded.

【0023】アシストモータ10の端子電圧はモータ端
子電圧検出手段13gによって検出され、アシストモー
タ10に流れる電流は、電流検出用抵抗13cに流れる
電流に基づいて、例えばオペアンプを備えて成るモータ
電流検出手段13dにより検出される。
The terminal voltage of the assist motor 10 is detected by the motor terminal voltage detecting means 13g, and the current flowing through the assist motor 10 is based on the current flowing through the current detecting resistor 13c, for example, a motor current detecting means including an operational amplifier. Detected by 13d.

【0024】17aはトルクセンサ9の出力に基づいて
操舵トルクを演算する操舵トルク算出手段である。17
bは車速センサ16の出力に基づいて車速を演算する車
速算出手段である。
Reference numeral 17a is a steering torque calculating means for calculating the steering torque based on the output of the torque sensor 9. 17
Reference numeral b is a vehicle speed calculating means for calculating the vehicle speed based on the output of the vehicle speed sensor 16.

【0025】17cは操舵トルク算出手段17aおよび
車速算出手段17bの各出力に基づいて指示電流を算出
する指示電流算出手段である。17dは、モータ電流検
出手段13dおよび指示電流算出手段17cの出力に基
づいて、前記Hブリッジ回路の各FET18a〜18d
をPWM制御するためのオン、オフのデューティ比を決
定するPWMデューティ決定手段である。
Reference numeral 17c is an instruction current calculating means for calculating an instruction current based on the outputs of the steering torque calculating means 17a and the vehicle speed calculating means 17b. The FET 17a of the H bridge circuit 17d is based on the outputs of the motor current detector 13d and the instruction current calculator 17c.
Is a PWM duty determining means for determining an on / off duty ratio for PWM control of the.

【0026】13eは、PWMデューティ決定手段17
dで決定されたデューティ比に基づいて前記Hブリッジ
回路の各FETをPWM制御するパワー素子駆動回路で
ある。
13e is a PWM duty determining means 17
It is a power element drive circuit which performs PWM control of each FET of the H bridge circuit based on the duty ratio determined in d.

【0027】17gは、指示電流算出手段17c、PW
Mデューティ決定手段17d、モータ電流検出手段13
d、モータ端子電圧検出回路13gの各出力に基づい
て、Hブリッジ回路(電動機駆動回路18)の各FET
18a〜18dの故障を検出するとともに、その故障状
況(どのFETがオン故障したかや、そのオン故障が所
定時間継続するか否か等)に応じて、前記リレー13
b,18e,18fを開閉制御するための制御信号をリ
レー駆動回路13fに送出する異常検出手段である。
Reference numeral 17g is an instruction current calculation means 17c, PW
M duty determining means 17d, motor current detecting means 13
d, each FET of the H bridge circuit (motor drive circuit 18) based on each output of the motor terminal voltage detection circuit 13g
The relays 13a to 18d are detected, and the relay 13 is detected according to the failure status (which FET has an ON failure, whether the ON failure continues for a predetermined time, or the like).
It is an abnormality detecting means for sending a control signal for controlling opening / closing of b, 18e, 18f to the relay drive circuit 13f.

【0028】リレー駆動回路13fは、前記異常検出手
段17gからの制御信号に基づいて前記リレー13b,
18e,18fのコイルの励磁電流を供給又は供給停止
する。
The relay drive circuit 13f, based on the control signal from the abnormality detecting means 17g, relays 13b,
The excitation currents of the coils 18e and 18f are supplied or stopped.

【0029】前記電動機駆動回路18のHブリッジ回路
は、例えば右回転の場合はFET18b,18cがPW
M制御されるとともにFET18a,18dがオフ制御
される。このためバッテリ14から、ヒューズF1、リ
レー13b、電流検出用抵抗13cを介してHブリッジ
回路に流れる電流は、FET18c→アシストモータ1
0→FET18b→接地なる経路で流れる。
In the H bridge circuit of the motor drive circuit 18, for example, in the case of clockwise rotation, the FETs 18b and 18c are PW.
The FETs 18a and 18d are off-controlled while being M-controlled. Therefore, the current flowing from the battery 14 to the H bridge circuit via the fuse F 1 , the relay 13b, and the current detection resistor 13c is FET 18c → assist motor 1
It flows in the path of 0 → FET 18b → ground.

【0030】また左回転の場合はFET18a,18d
がPWM制御されるとともにFET18b,18cがオ
フ制御される。このためバッテリ14から、ヒューズF
1、リレー13b、電流検出用抵抗13cを介してHブ
リッジ回路に流れる電流は、リレー18e→FET18
a→アシストモータ10→FET18d→リレー18f
→接地なる経路で流れる。
In the case of counterclockwise rotation, FETs 18a and 18d
Is PWM-controlled and the FETs 18b and 18c are off-controlled. Therefore, from the battery 14, the fuse F
1 , the current flowing through the H bridge circuit via the relay 13b and the current detection resistor 13c is relay 18e → FET 18
a-assist motor 10-FET 18d-relay 18f
→ It flows on the grounded route.

【0031】これによってアシストモータ10(以下、
単にモータと称することもある)は、ステアリングホイ
ール1により操舵操作されている方向へ回転して、操舵
力を補助する。
As a result, the assist motor 10 (hereinafter,
The motor may be simply referred to as a motor) and rotates in the direction in which the steering wheel 1 is in the steering operation to assist the steering force.

【0032】次に上記のように構成された装置の動作
を、制御フローチャートを示す図3、タイムチャートを
示す図4、モータ右回転時の電流経路を示す図5、モー
タ左回転時の電流経路を示す図6、オン故障時に全FE
Tをオフにしたときの電流経路を示す図7とともに述べ
る。尚図3〜図7において図1、図2と同一部分は同一
符号をもって示している。
Next, the operation of the apparatus configured as described above will be described with reference to FIG. 3 showing a control flow chart, FIG. 4 showing a time chart, FIG. 5 showing a current path when the motor rotates right, and a current path when the motor rotates left. Fig. 6 shows all FEs when an ON failure occurs
A description will be given with reference to FIG. 7 showing a current path when T is turned off. 3 to 7, the same parts as those in FIGS. 1 and 2 are designated by the same reference numerals.

【0033】図5〜図7における破線矢印は各々電流経
路を表し、図5(a)、図6(a)はともに全FET正
常時を示している。
The broken line arrows in FIGS. 5 to 7 each represent a current path, and FIG. 5A and FIG. 6A both show the normal state of all FETs.

【0034】図5(b)ではオフ指令中のFET18a
がオン故障して貫通電流(短絡電流)が発生する。
In FIG. 5 (b), the FET 18a during the off command is issued.
Turns on and a through current (short-circuit current) occurs.

【0035】図5(c)ではPWM駆動中のFET18
bがオン故障してモータ端子Lの電位が接地電位まで低
下する。
In FIG. 5 (c), the FET 18 during PWM driving
b is turned on and the potential of the motor terminal L drops to the ground potential.

【0036】図5(d)ではPWM駆動中のFET18
cがオン故障してモータ端子Rの電位がバッテリ電圧V
bまで上昇する。
In FIG. 5D, the FET 18 in PWM driving
When c fails to turn on and the electric potential of the motor terminal R is the battery voltage V
rise to b.

【0037】図5(e)ではオフ指令中のFET18d
がオン故障して貫通電流が発生する。
In FIG. 5 (e), the FET 18d during the off command is issued.
Is turned on and a through current is generated.

【0038】図6(b)ではPWM駆動中のFET18
aがオン故障してモータ端子Lの電位がバッテリ電圧V
bまで上昇する。
In FIG. 6B, the FET 18 during PWM driving
a is ON failure and the potential of the motor terminal L is the battery voltage V
rise to b.

【0039】図6(c)ではオフ指令中のFET18b
がオン故障して貫通電流が発生する。
In FIG. 6 (c), the FET 18b during the off command is issued.
Is turned on and a through current is generated.

【0040】図6(d)ではオフ指令中のFET18c
がオン故障して貫通電流が発生する。
In FIG. 6 (d), the FET 18c during the off command is issued.
Is turned on and a through current is generated.

【0041】図6(e)ではPWM駆動中のFET18
dがオン故障してモータ端子Rの電位が接地電位まで低
下する。
In FIG. 6 (e), the FET 18 in PWM driving
When d is turned on, the potential of the motor terminal R drops to the ground potential.

【0042】図7(a)は右回転時にオフ指令中であっ
たFET18aがオン故障して貫通電流が発生したとき
に全FETをオフ制御した場合の電流経路を示し、図7
(b)は右回転時にオフ指令中であったFET18dが
オン故障して貫通電流が発生したときに全FETをオフ
制御した場合の電流経路を示し、図7(c)は左回転時
にオフ指令中であったFET18bがオン故障して貫通
電流が発生したときに全FETをオフ制御した場合の電
流経路を示し、図7(d)は左回転時にオフ指令中であ
ったFET18cがオン故障して貫通電流が発生したと
きに全FETをオフ制御した場合の電流経路を示してい
る。
FIG. 7A shows a current path when all the FETs are turned off when the FET 18a, which is in the off command at the time of clockwise rotation, fails to turn on and a through current occurs.
FIG. 7B shows a current path when all the FETs are turned off when the FET 18d, which was in the off command at the time of right rotation, has an on failure and a through current is generated, and FIG. 7C shows an off command at the time of left rotation. FIG. 7D shows a current path when all the FETs are turned off when the inside FET 18b is turned on and a shoot-through current is generated. 2 shows a current path when all FETs are turned off when a through current is generated.

【0043】図7の場合、各FETは、その構造上、ダ
イオード(寄生ダイオード)がドレイン・ソース間に構
成されているため、オフ制御しても該ダイオードを通し
て閉ループが形成されるものである。
In the case of FIG. 7, a diode (parasitic diode) is formed between the drain and the source of each FET due to its structure, so that a closed loop is formed through the diode even if the FET is turned off.

【0044】図3のフローチャートにおいて、まずステ
ップS101でFET ON故障中FLAGが0か1か
をチェックし、1(ON故障中)であればステップS1
02に進み、0(ON故障していない)であればステッ
プS118に進む。
In the flow chart of FIG. 3, first, in step S101, it is checked whether the FLAG in which the FET is in failure is 0 or 1, and if it is 1 (in the failure in ON), step S1.
If it is 0 (no ON failure), the process proceeds to step S118.

【0045】ステップS102ではFET ON故障中
タイマTMCとしきい値2(ON故障再チェック時間)
を比較し、TMC≧しきい値2であればステップS10
3に進み、TMC<しきい値2であればステップS10
6に進む。
In step S102, a timer TMC during FET ON failure and a threshold value 2 (ON failure recheck time)
Are compared, and if TMC ≧ threshold value 2, step S10
3, and if TMC <threshold value 2, step S10
Go to 6.

【0046】ステップS103ではリレー18e,18
fがオープン(非導通状態)しているかどうかを判定
し、オープン状態であればステップS104に進み、オ
ープン状態でなければ(導通状態であれば)ステップS
112に進む。
In step S103, the relays 18e, 18
It is determined whether or not f is open (non-conductive state), and if it is open state, the process proceeds to step S104, and if it is not open state (conductive state), step S
Proceed to 112.

【0047】ステップS104ではFET ON故障の
再チェックのため、PWM制御を再開し、ステップS1
05でオープン状態のリレーをクローズ(導通状態)し
てHフリッジ回路に電源を再供給する。ステップS10
6ではFET ON故障中タイマTMCをインクリメン
トする。
In step S104, PWM control is restarted for rechecking the FET ON failure, and step S1
At 05, the relay in the open state is closed (conducting state) and the power is supplied to the H-fridge circuit again. Step S10
At 6, the timer TMC during FET ON failure is incremented.

【0048】ステップS107ではFET ON故障中
タイマTMCとしきい値3(ON故障確定時間)を比較
し、TMC≧しきい値3であればON故障を確定するた
めステップS108に進む。TMC<しきい値3であれ
ばステップS125に進んで処理を終了する。
In step S107, the FET ON failure timer TMC is compared with the threshold value 3 (ON failure determination time). If TMC ≧ threshold value 3, the ON failure is determined, and the process proceeds to step S108. If TMC <threshold value 3, the process proceeds to step S125 and ends.

【0049】ステップS108ではFET ON故障確
定処理としてPWM制御を停止し、ステップS109で
リレー18e,18fをオープンにして、閉回路を遮断
し貫通電流を停止する。
In step S108, the PWM control is stopped as the FET ON failure confirmation process, and in steps S109, the relays 18e and 18f are opened, the closed circuit is cut off, and the through current is stopped.

【0050】ステップS110では電源リレー13bを
オープンにして電動機駆動回路18への電源供給を完全
に遮断する。
In step S110, the power supply relay 13b is opened to completely cut off the power supply to the motor drive circuit 18.

【0051】ステップS111ではFET ON故障確
定フラグをセットし、ステップS125に進んで処理を
終了する。
In step S111, the FET ON failure confirmation flag is set, and the flow advances to step S125 to end the processing.

【0052】ステップS103でリレーが導通状態であ
れば、ステップS112に進んでON故障の再チェック
を行う。
If the relay is in the conductive state in step S103, the flow advances to step S112 to recheck the ON failure.

【0053】ステップS112では電流値Iが所定値以
内であるかどうかをチェックし、OFF指令中のFET
のON故障を判定する。
In step S112, it is checked whether or not the current value I is within a predetermined value, and the FET in the OFF command is instructed.
ON failure is judged.

【0054】0FF指令中のFET(図5(b)の18
a、図5(e)の18d、図6(c)の18b、図6
(d)の18c)がON故障すると、バッテリBatと
ON故障FETを経由してGNDへ貫通電流が発生する
ため、操舵トルクに応じて制御している電流値(目標電
流値)以上の大電流が電流センサによって検出されるた
め、ON故障が検出できる。
FET in the 0FF command (18 in FIG. 5B)
a, 18d of FIG. 5 (e), 18b of FIG. 6 (c), FIG.
When 18c) in (d) is ON-failed, a through current is generated in the GND via the battery Bat and the ON-failure FET, so a large current equal to or higher than the current value (target current value) controlled according to the steering torque. Is detected by the current sensor, so that the ON failure can be detected.

【0055】電流値が所定値以上であれば、FETがO
N故障していると判定し、ステップS106に進んでF
ET ON故障中タイマTMCのインクリメント処理に
進む。電流が所定値以内であれば、0FF指令FETの
ON故障はしていないと判定し、ステップS113に進
む。
If the current value is above a predetermined value, the FET turns off.
It is determined that there is N failure, and the process proceeds to step S106 and F
The process proceeds to the increment processing of the timer TMC during ET ON failure. If the current is within the predetermined value, it is determined that the 0FF command FET is not ON-failed, and the process proceeds to step S113.

【0056】ステップS113ではPWM駆動中のFE
TがON故障しているかどうかを判定する。バッテリ電
源側のPWM駆動中のFETがON故障すると(図5
(d)の18c、図6(b)の18a)、電源側のアー
ムに接続されたモータ端子電圧がバッテリ電源電圧Vb
近くまで上昇する。FETが正常であれば、PWMデュ
ーティが100%近くならないと電源側モータ端子電圧
がバッテリ電源電圧Vb近く迄上昇することはない。
At step S113, FE during PWM driving
It is determined whether T is ON-failed. If the FET in PWM driving on the battery power supply side has an ON failure (Fig. 5)
18c in (d), 18a in FIG. 6 (b), the motor terminal voltage connected to the arm on the power source side is the battery power source voltage Vb.
Rise to near. If the FET is normal, the power supply side motor terminal voltage will not rise to near the battery power supply voltage Vb unless the PWM duty is close to 100%.

【0057】一方、PWM駆動中のGND側FETがO
N故障した時には、GND側のアームに接続されたモー
タ端子電圧はGNDレベル迄低下する。電源側FETと
同様に、FETが正常であれば、PWMデューティが1
00%近くならないとGND側モータ端子電圧がGND
レベル迄低下することはない。
On the other hand, the GND side FET during the PWM drive is O
When N failure occurs, the motor terminal voltage connected to the GND side arm drops to the GND level. As with the FET on the power supply side, if the FET is normal, the PWM duty is 1
If it is not close to 00%, the GND side motor terminal voltage becomes GND.
It does not fall to the level.

【0058】従って、PWMデューティが例えば90%
以下であるにも関わらず電源側モータ端子(図5(a)
ではR、図6(a)ではL)電圧がほぼVbである場合
と、GND側モータ端子(図5(a)ではL、図6
(a)ではR)電圧がほぼGNDレベルであった時に
は、PWM駆動中のFETがON故障していると判定で
きる。
Therefore, the PWM duty is 90%, for example.
Despite the following, the power supply side motor terminal (Fig. 5 (a))
, R in FIG. 6 (a) is approximately Vb, and when the GND side motor terminal (L in FIG. 5 (a),
In (a), when the R) voltage is almost at the GND level, it can be determined that the FET being PWM-driven has an ON failure.

【0059】PWM駆動中のFETがON故障中である
と判定した場合には、ステップS106に進んでFET
ON故障中タイマTMCのインクリメント処理に進
む。ON故障していないと判定した場合には、ステップ
S114に進む。ステップS114ではFET ON故
障中タイマTMCから1を減じ、ステップS115に進
む。
When it is determined that the FET being PWM-driven has an ON failure, the process proceeds to step S106.
The process proceeds to the increment process of the ON failure timer TMC. When it is determined that there is no ON failure, the process proceeds to step S114. In step S114, 1 is subtracted from the FET ON failure timer TMC, and the process proceeds to step S115.

【0060】ステップS115ではFET ON故障中
タイマTMCとしきい値2とを比較し、TMC<しきい
値であればステップS116へ、TMC≧しきい値であ
ればステップS125へ進んで処理を終了する。
In step S115, the FET TON failure timer TMC is compared with the threshold value 2. If TMC <threshold value, the process proceeds to step S116, and if TMC ≧ threshold value, the process proceeds to step S125 to end the process. .

【0061】ステップS116ではFET ON故障中
の再チェックでFETはON故障していないと判定さた
事により、FET ON故障中フラグをクリアし、ステ
ップS117でタイマTMCを0にセットして処理を終
了する。
In step S116, the FET ON failure flag is cleared by rechecking the FET ON failure, so the FET ON failure flag is cleared, and the timer TMC is set to 0 in step S117 to execute the processing. finish.

【0062】この場合、前回のFET ON故障は外部
ノイズ等何らかの予期出来ない原因によりFETがON
固定になっていただけであると判断し、ON故障確定判
断の為の短い時間だけアシストを停止しただけで以後通
常のアシスト制御を実施出来る。
In this case, the last FET ON failure is due to the FET being turned on due to some unexpected cause such as external noise.
If it is determined that it is only fixed and the assist is stopped for a short time for determining the ON failure determination, normal assist control can be performed thereafter.

【0063】ステップS101でFET ON故障中フ
ラグが0の時には(ON故障していない)、ステップS
118に進んでON故障チェックを実施する。ステップ
S118ではステップS112と同様に電流値Iが所定
値以内であるかどうかをチェックし、0FF指令中のF
ETのON故障を判定する。所定値以内に無い時にはO
N故障中と判定しステップS120に進む。
If the FET ON failure flag is 0 in step S101 (no ON failure), step S
Proceed to step 118 to perform ON failure check. In step S118, it is checked whether or not the current value I is within a predetermined value as in step S112, and the FFF in the 0FF command is checked.
Judge ON failure of ET. O if not within the specified value
It is determined that there is N failure, and the process proceeds to step S120.

【0064】所定値以内であれば、0FF指令中のFE
TはON故障していないと判定し、ステップS119に
進む。ステップS119ではPWM駆動中のFETのO
N故障を検出する。検出方法はステップS113と同様
である。ここでON故障が検出されなければ、ステップ
S124に進んで処理を終了する。
If it is within the predetermined value, the FE in the 0FF command is issued.
It is determined that T has no ON failure, and the process proceeds to step S119. In step S119, the O of the FET during PWM drive
Detect N faults. The detection method is the same as in step S113. If no ON failure is detected here, the process proceeds to step S124 to end the process.

【0065】ON故障が検出されたときにはステップS
120に進む。ステップS120ではFET ON故障
中タイマTMCをインクリメントし、ステップS121
でしきい値1と比較する。
When an ON failure is detected, step S
Proceed to 120. In step S120, the FET ON failure timer TMC is incremented, and in step S121
Is compared with threshold 1.

【0066】TMC≧しきい値であればFETのON故
障検出1回目を確定し、TMC<しきい値であれば、そ
のままステップS125に進んで処理を終了する。
If TMC ≧ threshold value, the first ON failure detection of the FET is confirmed, and if TMC <threshold value, the process directly proceeds to step S125 to end the processing.

【0067】ステップS122でPWM制御を停止する
と共にステップS123でリレー18e,18fを0P
EN(非導通状態)として閉回路を遮断し、貫通電流を
停止する。ステップS124でFET ON故障中フラ
グを1にセットして処理を終了する。
The PWM control is stopped in step S122, and the relays 18e and 18f are set to 0P in step S123.
The closed circuit is cut off as EN (non-conducting state) to stop the through current. In step S124, the FET ON failure flag is set to 1 and the process ends.

【0068】次にFETオン故障確定時の制御の流れを
図3、図4(a)とともに述べる。まず正常時の時刻t
1においては、ステップS101でNO、ステップS1
18でYES、ステップS119でNOとなって、ステ
ップS125で1制御サイクル中の処理を終了する。
Next, the flow of control when the FET-on failure is determined will be described with reference to FIGS. 3 and 4 (a). First, the time t at normal time
In 1 , NO in step S101, step S1
If YES in step 18 and NO in step S119, the process in one control cycle ends in step S125.

【0069】次に時刻t2においていずれかのFETで
オン故障が発生すると、ステップS101でNOとな
り、ステップS118でNOとなるか又はステップS1
19でYESとなる(図5(b),(e)のようにオフ
指令中のFETがオン故障の場合はステップS118で
NOとなり、図5(c),(d)のようにPWM駆動中
のFETがオン故障の場合はステップS119でYES
となる)。次にステップS120でFETオン故障中タ
イマTMCをインクリメント処理し、ステップS121
でNOとなって処理を終了する(ステップS125)。
Next, when an ON failure occurs in any of the FETs at time t 2 , NO is obtained in step S101, NO is obtained in step S118, or step S1 is performed.
It becomes YES in 19 (when the FET for which the OFF command is issued has an ON failure as shown in FIGS. 5B and 5E, it becomes NO in step S118, and PWM driving is performed as shown in FIGS. 5C and 5D). If the FET in the ON state has a failure, YES is obtained in step S119.
Will be). Then, in step S120, the FET on-failure timer TMC is incremented, and step S121
Is NO, and the process ends (step S125).

【0070】前記時刻t2における制御の流れは、前記
タイマTMCのタイマ値がしきい値1未満である時刻t
3においても同様となる。
The control flow at the time t 2 is the time t when the timer value of the timer TMC is less than the threshold value 1.
The same applies to 3 .

【0071】次にFETオン故障中タイマTMCのタイ
マ値がしきい値1に到達する時刻t 4においては、ステ
ップS101でNOとなり、ステップS118でNOと
なるか又はステップS119でYESとなり、ステップ
S120で前記タイマTMCをインクリメント処理し、
ステップS121でYESとなる。そしてステップS1
22でPWM制御を停止し、ステップS123でHブリ
ッジ回路のリレー18e,18fを開状態(OPEN)
にし(これによって貫通電流は遮断される)、ステップ
S124でFETオン故障中フラグをセットし、ステッ
プS125で処理を終了する。
Next, the timer TMC of the FET on failure timer
Time t when the threshold value reaches the threshold value 1 FourIn the
No in step S101, and NO in step S118.
Or YES in step S119, the step
In S120, the timer TMC is incremented,
It becomes YES in step S121. And step S1
The PWM control is stopped at step 22, and H-blocking is performed at step S123.
Open the relays 18e and 18f of the latch circuit (OPEN)
(This interrupts the shoot-through current), then step
In S124, the FET ON failure flag is set and the step
The process ends in step S125.

【0072】次にFETオン故障中タイマTMCのタイ
マ値がしきい値1以上でしきい値2未満である時刻t5
においては、ステップS101でYES(FETオン故
障中フラグがセットされているので)、ステップS10
2でNOとなり、ステップS106で前記タイマTMC
をインクリメント処理し、ステップS107でNOとな
り、ステップS125で処理を終了する。
Next, time t 5 when the timer value of the FET on-failure timer TMC is greater than or equal to the threshold value 1 and less than the threshold value 2
In step S101, YES (because the FET ON failure flag is set), step S10
If NO in step 2, the timer TMC is set in step S106.
Is incremented, the result is NO in step S107, and the process ends in step S125.

【0073】次にFETオン故障中タイマTMCのタイ
マ値がしきい値2に到達する時刻t 6においては、ステ
ップS101でYES、ステップS102でYES、ス
テップS103でYESとなり、ステップS104で再
チェックのためPWM制御を再開し、ステップS105
でリレー18e,18fを閉状態(CLOSE)にす
る。そしてステップS106で前記タイマTMCをイン
クリメント処理し、ステップS107でNOとなり、ス
テップS125で処理を終了する。
Next, the timer TMC during the failure of the FET on
Time t when the threshold value reaches threshold 2 6In the
YES at step S101, YES at step S102
YES is obtained in step S103, and the process is repeated in step S104.
PWM control is restarted for checking, and step S105
To close the relays 18e and 18f (CLOSE)
It Then, in step S106, the timer TMC is turned on.
Is performed, and NO is obtained in step S107,
The process ends at step S125.

【0074】次にFETオン故障中タイマTMCのタイ
マ値がしきい値2以上でしきい値3未満である時刻t7
においては、ステップS101でYES、ステップS1
02でYES、ステップS103でNOとなる。そして
ステップS112でNOとなるか又はステップS113
でNOとなり、ステップS106で前記タイマTMCを
インクリメント処理し、ステップS107でNOとな
り、ステップS125で処理を終了する。
Next, the time t 7 when the timer value of the FET on-failure timer TMC is greater than or equal to the threshold value 2 and less than the threshold value 3
In step S101, YES, in step S1
If YES in step 02, NO in step S103. And it becomes NO in step S112 or step S113
NO in step S106, the timer TMC is incremented in step S106, NO in step S107, and the process ends in step S125.

【0075】次にFETオン故障中タイマTMCのタイ
マ値がしきい値3に到達する時刻t 8においては、ステ
ップS101でYES、ステップS102でYES、ス
テップS103でNOとなる。そしてステップS112
でNOとなるか又はステップS113でNOとなり、ス
テップS106で前記タイマTMCをインクリメント処
理し、ステップS107でYESとなる。このためFE
Tオン故障確定処理として、ステップS108でPWM
制御を停止し、ステップS109でHブリッジ回路のリ
レー18e,18fを開状態とし、ステップS110で
バッテリ電源ラインに介挿されているリレー13bを開
状態とし、ステップS125で処理を終了する。
Then, the timer TMC during the failure of FET on
Time t when the threshold value reaches the threshold value 3 8In the
YES at step S101, YES at step S102
It becomes NO in step S103. And step S112
Or NO in step S113, and
In step S106, the timer TMC is incremented.
Therefore, YES is determined in step S107. Therefore FE
As the T-on failure determination process, PWM is performed in step S108.
The control is stopped, and the H-bridge circuit is reset in step S109.
Rays 18e and 18f are opened, and in step S110
Open the relay 13b inserted in the battery power line.
The state is set, and the process ends in step S125.

【0076】前記制御の流れはモータ右回転の場合も左
回転の場合も同様となる。このためHブリッジ回路のど
のFETでオン故障が発生しても貫通電流を確実に遮断
することができる。
The control flow is the same whether the motor is rotating clockwise or counterclockwise. Therefore, it is possible to reliably cut off the shoot-through current regardless of which FET in the H-bridge circuit has an ON failure.

【0077】次にFETオン故障非確定時(例えば外部
ノイズ等の原因でFETがオン固定となり、オン故障確
定前に正常復帰した場合)の制御の流れを図3、図4
(b)とともに述べる。
Next, the control flow when the FET ON failure is undetermined (for example, when the FET is fixed to ON due to external noise or the like and returned to normal before the ON failure is determined) is shown in FIGS.
It will be described together with (b).

【0078】まず正常時の時刻t1においては、ステッ
プS101でNO、ステップS118でYES、ステッ
プS119でNOとなって、ステップS125で1制御
サイクル中の処理を終了する。
First, at a normal time t 1 , NO is obtained in step S101, YES is obtained in step S118, NO is obtained in step S119, and the process in one control cycle is completed in step S125.

【0079】次に時刻t2においていずれかのFETで
オン故障が発生すると、ステップS101でNOとな
り、ステップS118でNOとなるか又はステップS1
19でYESとなる。次にステップS120でFETオ
ン故障中タイマTMCをインクリメント処理し、ステッ
プS121でNOとなって処理を終了する(ステップS
125)。
Next, if an ON failure occurs in any of the FETs at time t 2 , NO is obtained in step S101, NO is obtained in step S118, or step S1 is performed.
It becomes YES in 19. Next, in step S120, the FET on-failure timer TMC is incremented, and in step S121, the determination is NO and the process ends (step S).
125).

【0080】前記時刻t2における制御の流れは、前記
タイマTMCのタイマ値がしきい値1未満である時刻t
3においても同様となる。
The control flow at the time t 2 is the time t when the timer value of the timer TMC is less than the threshold value 1.
The same applies to 3 .

【0081】次にFETオン故障中タイマTMCのタイ
マ値がしきい値1に到達する時刻t 4においては、ステ
ップS101でNOとなり、ステップS118でNOと
なるか又はステップS119でYESとなり、ステップ
S120で前記タイマTMCをインクリメント処理し、
ステップS121でYESとなる。そしてステップS1
22でPWM制御を停止し、ステップS123でHブリ
ッジ回路のリレー18e,18fを開状態(OPEN)
にし(これによって貫通電流は遮断される)、ステップ
S124でFETオン故障中フラグをセットし、ステッ
プS125で処理を終了する。
Next, the timer TMC of the FET on failure timer
Time t when the threshold value reaches the threshold value 1 FourIn the
No in step S101, and NO in step S118.
Or YES in step S119, the step
In S120, the timer TMC is incremented,
It becomes YES in step S121. And step S1
The PWM control is stopped at step 22, and H-blocking is performed at step S123.
Open the relays 18e and 18f of the latch circuit (OPEN)
(This interrupts the shoot-through current), then step
In S124, the FET ON failure flag is set and the step
The process ends in step S125.

【0082】次にFETオン故障中タイマTMCのタイ
マ値がしきい値1以上でしきい値2未満である時刻t5
においては、ステップS101でYES(FETオン故
障中フラグがセットされているので)、ステップS10
2でNOとなり、ステップS106で前記タイマTMC
をインクリメント処理し、ステップS107でNOとな
り、ステップS125で処理を終了する。
Next, the time t 5 when the timer value of the FET on-failure timer TMC is greater than or equal to the threshold value 1 and less than the threshold value 2
In step S101, YES (because the FET ON failure flag is set), step S10
If NO in step 2, the timer TMC is set in step S106.
Is incremented, the result is NO in step S107, and the process ends in step S125.

【0083】次に前記オン故障が正常復帰し、FETオ
ン故障中タイマTMCのタイマ値がしきい値2に到達す
る時刻t6においては、ステップS101でYES、ス
テップS102でYES、ステップS103でYESと
なり、ステップS104で再チェックのためPWM制御
を再開し、ステップS105でリレー18e,18fを
閉状態(CLOSE)にする。そしてステップS106
で前記タイマTMCをインクリメント処理し、ステップ
S107でNOとなり、ステップS125で1制御サイ
クル中の処理を終了する。
Next, at the time t 6 when the ON failure is normally recovered and the timer value of the FET ON failure timer TMC reaches the threshold value 2, YES is obtained in step S101, YES is obtained in step S102, and YES is obtained in step S103. Then, in step S104, the PWM control is restarted for the recheck, and in step S105, the relays 18e and 18f are closed (CLOSE). And step S106
Then, the timer TMC is incremented, the result is NO in step S107, and the process in one control cycle is ended in step S125.

【0084】更に次の制御サイクルにおいて、ステップ
S101でYES、ステップS102でYES、ステッ
プS103でNOとなる。そしてステップS112でY
ES且つステップS113でYESとなる(前記FET
のオン故障が正常復帰している)ので、ステップS11
4で前記タイマTMCのタイマ値を1つ減じる。そして
ステップS115でYESとなり、ステップS116で
FETオン故障中フラグをクリアし、ステップS117
で前記タイマTMCのタイマ値を0にセットする。
In the next control cycle, YES is obtained in step S101, YES is obtained in step S102, and NO is obtained in step S103. Then, in step S112, Y
ES and YES at step S113 (the FET is
ON failure has returned to normal), so step S11
At 4, the timer value of the timer TMC is decremented by one. Then, YES is obtained in the step S115, the FET ON failure flag is cleared in a step S116, and the step S117 is performed.
The timer value of the timer TMC is set to 0.

【0085】前記制御の流れはモータ右回転の場合も左
回転の場合も同様となる。
The flow of the control is the same whether the motor is rotating clockwise or counterclockwise.

【0086】上記のように、例えば外部ノイズ等の原因
でFETがオン固定となり、オン故障確定前に正常復帰
した場合に、時刻t4〜t6の僅かな期間のみPWM制御
を停止(アシストを停止)するだけで済む。
As described above, for example, when the FET is fixed to the ON state due to the external noise or the like and is returned to the normal state before the ON failure is fixed, the PWM control is stopped (assistance is not performed) only for a short period from the time t 4 to t 6. Just stop).

【0087】次に本発明の他の実施形態例を、制御フロ
ーチャートを示す図8、図9、タイムチャートを示す図
10〜図13、モータ右回転時の電流経路を示す図1
4、モータ左回転時の電流経路を示す図15とともに述
べる。尚図8〜図15において図1、図2と同一部分は
同一符号をもって示している。
Next, another embodiment of the present invention will be described with reference to FIGS. 8 and 9 showing a control flow chart, FIGS. 10 to 13 showing a time chart, and FIG. 1 showing a current path when the motor rotates rightward.
4. The current path when the motor rotates to the left will be described with reference to FIG. 8 to 15, the same parts as those in FIGS. 1 and 2 are denoted by the same reference numerals.

【0088】図14、図15における破線矢印は各々電
流経路を表し、図14(a)は右回転でオフ指令中のF
ET18aがオン故障したときにリレー18eを開状態
にして貫通電流(短絡電流)を遮断したときの電流経路
を示している。
The broken line arrows in FIGS. 14 and 15 each represent a current path, and FIG.
It shows the current path when the relay 18e is opened and the penetration current (short-circuit current) is interrupted when the ET 18a has an ON failure.

【0089】図14(b)は右回転でPWM駆動中のF
ET18bがオン故障したときにPWM制御を継続した
場合の電流経路を示している。
FIG. 14B shows F during PWM driving with right rotation.
It shows a current path when the PWM control is continued when the ET 18b has an ON failure.

【0090】図14(c)は右回転でPWM駆動中のF
ET18cがオン故障したときにPWM制御を継続した
場合の電流経路を示している。
FIG. 14C shows F during PWM driving with clockwise rotation.
The current path when the PWM control is continued when the ET 18c has an ON failure is shown.

【0091】図14(d)は右回転でオフ指令中のFE
T18dがオン故障したときにリレー18fを開状態に
して貫通電流(短絡電流)を遮断したときの電流経路を
示している。
FIG. 14 (d) shows the FE during the off command by the clockwise rotation.
The current path when the relay 18f is opened and the through current (short-circuit current) is interrupted when the T18d has an ON failure.

【0092】図15(a)は左回転でPWM駆動中のF
ET18aがオン故障したときにPWM制御を継続した
場合の電流経路を示している。
FIG. 15A shows F during PWM driving with left rotation.
The current path when the PWM control is continued when the ET 18a has an ON failure is shown.

【0093】図15(b)は左回転でオフ指令中のFE
T18bがオン故障したときにリレー18e,18fを
開状態にして貫通電流を遮断したときの電流経路を示し
ている。
FIG. 15B shows the FE which is in the left rotation and the OFF command is being issued.
It shows a current path when the relays 18e and 18f are opened and the through current is interrupted when the T18b has an ON failure.

【0094】図15(c)は左回転でオフ指令中のFE
T18cがオン故障したときにリレー18e,18fを
開状態にして貫通電流を遮断したときの電流経路を示し
ている。
FIG. 15C shows the FE which is in the left rotation and the OFF command is being issued.
It shows a current path when the relays 18e and 18f are opened and the through current is interrupted when the T18c has an ON failure.

【0095】図15(d)は左回転でPWM駆動中のF
ET18dがオン故障したときにPWM制御を継続した
場合の電流経路を示している。
FIG. 15D shows F during PWM driving with left rotation.
The current path is shown when the PWM control is continued when the ET 18d has an ON failure.

【0096】図8はモータ右回転時のフローチャートで
あり、まず、ステップS201でモータの回転方向を判
定する。右回転中であれば、ステップS202に進み、
そうでなければステップS237に進む。
FIG. 8 is a flow chart when the motor rotates clockwise. First, in step S201, the rotation direction of the motor is determined. If it is rotating to the right, proceed to step S202,
Otherwise, it proceeds to step S237.

【0097】ステップS202ではFET18aと18
dが共にON故障しているかどうかを判定する。共にO
N故障していなければステップS203に進み、どちら
かのFETがON故障している場合にはステップS22
4に進む。
In step S202, the FETs 18a and 18 are
It is determined whether both d are ON-failed. Both are O
If there is no N failure, the process proceeds to step S203, and if either FET has an ON failure, step S22.
Go to 4.

【0098】ステップS203ではFET18bと18
cが共にON故障しているかどうかを判定する。共にO
N故障していなければステップS204に進む。どちら
かのFETがON故障している場合にはステップS22
1に進む。
In step S203, the FETs 18b and 18 are
It is determined whether both c are ON-failed. Both are O
If there is no failure, the process proceeds to step S204. If either of the FETs has an ON failure, step S22
Go to 1.

【0099】ステップS204では電流センサ13cで
検出した電流値が所定値以内であるかどうかを判定す
る。モータ右回転時に0FF指令中のFET18a,1
8dのどちらかがON故障すると、バッテリからON故
障FETを経由してGNDへ短絡経路が形成されて貫通
電流が発生するため、モータ駆動最大許容電流値以上の
大電流が電流センサによって検出されてFETのON故
障が検出できる。
In step S204, it is determined whether or not the current value detected by the current sensor 13c is within a predetermined value. FETs 18a, 1 issuing 0FF command when the motor rotates right
When either of the 8d is ON-failed, a short circuit path is formed from the battery to the GND via the ON-failure FET and a through current is generated, so that a large current exceeding the motor drive maximum allowable current value is detected by the current sensor. ON failure of FET can be detected.

【0100】電流値が所定値以内で0FF指令FETは
ON故障していないと判定すればステップS205に進
み、所定値以上であれば0FF指令中のFET18a又
は18dがON故障していると判定しステップS219
に進む。
If it is determined that the current value is within the predetermined value and the 0FF command FET is not ON-failed, the process proceeds to step S205. If it is equal to or higher than the predetermined value, it is determined that the FET 18a or 18d in the 0FF command is ON-failed. Step S219
Proceed to.

【0101】ステップS205,ステップS206では
PWM駆動中のFETがON故障しているかどうかを判
定する。バッテリ電源側のPWM駆動中のFETがON
故障すると(図14(c)の18c)、電源側のアーム
に接続されたモータ端子電圧がバッテリ電源電圧Vb近
くまで上昇する。
In steps S205 and S206, it is determined whether the FET being PWM-driven has an ON failure. The FET in PWM drive on the battery power supply side turns on.
When a failure occurs (18c in FIG. 14C), the voltage of the motor terminal connected to the arm on the power supply side rises to near the battery power supply voltage Vb.

【0102】FETが正常であれば、PWMデューティ
が100%近くならないと電源側モータ端子電圧がバッ
テリ電源電圧Vb近く迄上昇することはない。一方、P
WM駆動中のGND側FETがON故障した時には(図
14(b)の18b)、GND側のアームに接続された
モータ端子電圧はGNDレベル迄低下する。
If the FET is normal, the power supply side motor terminal voltage will not rise to near the battery power supply voltage Vb unless the PWM duty is close to 100%. On the other hand, P
When the GND side FET during WM driving has an ON failure (18b in FIG. 14B), the motor terminal voltage connected to the GND side arm drops to the GND level.

【0103】電源側FETと同様に、FETが正常であ
れば、PWMデューティが100%近くならないとGN
D側モータ端子電圧がGNDレベル迄低下することはな
い。従って、PWMデューティが例えば90%以下であ
るにも関わらず電源側モータ端子(図14(c)では
R)電圧がほぼVbである場合と、GND側モータ端子
(図14(b)ではL)電圧がほぼGNDレベルであっ
た時には、PWM駆動中のFETがON故障していると
判定できる。
As with the FET on the power supply side, if the FET is normal, the PWM duty is not close to 100%.
The D side motor terminal voltage never drops to the GND level. Therefore, when the PWM duty is, for example, 90% or less, the power supply side motor terminal (R in FIG. 14C) has a voltage of approximately Vb, and the GND side motor terminal (L in FIG. 14B). When the voltage is at the GND level, it can be determined that the FET being PWM-driven has an ON failure.

【0104】ステップS205でR端子電圧が異常と判
定した時にはステップS218でFET18cON故障
フラグをセットし、ステップS206でL端子電圧が異
常と判定した時にはステップS211でFET18bO
N故障フラグをセットする。
When the R terminal voltage is determined to be abnormal in step S205, the FET18cON failure flag is set in step S218, and when the L terminal voltage is determined to be abnormal in step S206, FET18bO is determined in step S211.
Set the N failure flag.

【0105】ステップS205,ステップS206でモ
ータ端子電圧が異常でなければ、ステップS207に進
む。ステップS207では故障検出カウンタCOUNT
が0かどうかを判定する。0であればステップS208
に進み、0てなければステップS209でCOUNTを
1減じる。
If the motor terminal voltage is not abnormal in steps S205 and S206, the process proceeds to step S207. In step S207, the failure detection counter COUNT
Is determined to be 0. If 0, step S208
If it is not 0, COUNT is decremented by 1 in step S209.

【0106】COUNTが0で無い時は、1度FETの
ON故障を検出したものが、正常復帰した場合である。
ステップS208では各FETのON故障フラグを0ク
リアし、ステップS210で1制御サイクル中での処理
を終了する。FETのON故障を検出しない時には、上
記各ステップを進んで処理を終了する。
When COUNT is not 0, the case where the ON failure of the FET is detected once has returned to the normal state.
In step S208, the ON failure flag of each FET is cleared to 0, and in step S210, the processing in one control cycle ends. When the ON failure of the FET is not detected, the above steps are advanced to complete the processing.

【0107】ステップS205,ステップS206でP
WM駆動中のFETのON故障を検出した場合には、ス
テップS211,ステップS218で故障しているFE
Tの故障フラグを1にセットし、ステップS212に進
む。ステップS212では故障検出カウンタCOUNT
を1増加し、ステップS213に進む。
P in steps S205 and S206
When the ON failure of the FET being driven by the WM is detected, the FE which has failed in step S211, step S218
The failure flag of T is set to 1, and the process proceeds to step S212. In step S212, the failure detection counter COUNT
Is incremented by 1, and the process proceeds to step S213.

【0108】ステップS213では故障検出カウンタC
OUNTとしきい値1を比較し、COUNT≧しきい値
1であればステップS214に進む、COUNT<しき
い値1であればステップS210に進んで処理を終了す
る。
In step S213, the failure detection counter C
COUNT is compared with the threshold value 1, and if COUNT ≧ threshold value 1, the process proceeds to step S214. If COUNT <threshold value 1, the process proceeds to step S210 and ends the process.

【0109】ステップS214〜ステップS217で
は、FETのON故障を検出してから所定時間(=しき
い値1)経過してもON故障のままであることからFE
TのON故障を確定し、PWMを停止してリレー18
e,18f及び電源リレー13bを0PENにし、ON
故障確定フラグを1にセットしてON故障確定処理を実
施する。
In steps S214 to S217, the FE is still in the ON failure even if a predetermined time (= threshold value 1) has elapsed after the ON failure of the FET was detected.
ON failure of T is confirmed, PWM is stopped and relay 18
Set e, 18f and power relay 13b to 0PEN and turn them ON.
The failure determination flag is set to 1 and the ON failure determination process is executed.

【0110】ステップS219では、ステップS204
で電流値が所定値以上で貫通電流が流れていると判定し
た時にPWM駆動中のFET(18b,18c)を0F
F状態にすると共に、ステップS220でFET18
a,18dのON故障フラグをセットしてステップS2
12に進む。
In step S219, step S204
When it is determined that the current value is equal to or more than the predetermined value and the through current is flowing, the FETs (18b, 18c) in the PWM drive are set to 0F.
In addition to the F state, the FET 18 is set in step S220.
Set ON failure flags of a and 18d, and step S2
Proceed to 12.

【0111】この段階では貫通電流がFET18aと1
8dのどちらのON故障によって発生しているのかを特
定せず、PWMを停止する事によって短絡経路を遮断し
貫通電流を即座に停止させてFETの破損を防止する。
At this stage, the through current is equal to that of the FETs 18a and 1a.
It is not specified which ON failure of 8d is causing the failure, and by stopping the PWM, the short circuit path is cut off and the through current is immediately stopped to prevent the FET from being damaged.

【0112】ステップS221は、左回転時にFET1
8bもしくは18cがON故障判定していると、貫通電
流防止のためにリレー18e,18fを共にオープンす
るので、リレーがクローズしているかオープンしている
かを調べる。リレーがクローズしていれば、ステップS
205に進んで端子電圧異常のチェックを行う。リレー
がオープンしているのであれば、ステップS222に進
んでリレーをクローズし、ステップS223でPWMを
開始する。
In step S221, the FET1
When 8b or 18c is determined to be ON failure, both relays 18e and 18f are opened to prevent shoot-through current, so it is checked whether the relay is closed or open. If the relay is closed, step S
The process proceeds to 205 to check for abnormal terminal voltage. If the relay is open, the process proceeds to step S222 to close the relay, and PWM is started in step S223.

【0113】ステップS224は、右回転時に貫通電流
の発生するFET18a,18dが故障しているとステ
ップS204で判定した場合にはPWM駆動を停止(全
FETOFF指令)しているが、左回転時にFET18
a,18dが故障していると判定した場合にはPWM駆
動が継続しているため、PWM駆動が停止しているかど
うかを判定する。PWM駆動が停止していれば、ステッ
プS225に進み、PWM駆動していればステップS2
30に進む。
In step S224, when it is determined in step S204 that the FETs 18a and 18d that generate a through current at the time of right rotation are defective, the PWM drive is stopped (all FET OFF command), but at the time of left rotation, the FET 18 is turned off.
If it is determined that the a and 18d are out of order, the PWM drive is continuing, so it is determined whether the PWM drive is stopped. If the PWM driving is stopped, the process proceeds to step S225, and if the PWM driving is performed, the step S2 is performed.
Proceed to 30.

【0114】ステップS225ではモータのL端子電圧
異常を検出し、L端子電圧が所定値以上であればステッ
プS226でFET18a故障フラグをセットする。
In step S225, an abnormality in the L terminal voltage of the motor is detected. If the L terminal voltage is equal to or higher than a predetermined value, the FET 18a failure flag is set in step S226.

【0115】L端子電圧が所定値以内であれば、FET
18dが故障していると判定し、ステップS228でF
ET18d故障フラグをセットする。
If the L terminal voltage is within a predetermined value, the FET
It is determined that 18d has a failure, and F is determined in step S228.
Set the ET18d failure flag.

【0116】FET18aがON故障している場合に
は、貫通電流防止のためにステップS227でリレー1
8eをオープンにし、FET18dがON故障している
場合には同様にステップS229でリレー18fをオー
プンする。
If the FET 18a has an ON failure, the relay 1 is turned on in step S227 to prevent shoot-through current.
8e is opened, and when the FET 18d has an ON failure, the relay 18f is similarly opened in step S229.

【0117】上記の処理は、右回転時の0FF指令FE
TのON故障FETを特定するための処理である。
The above processing is performed by the 0FF command FE at the time of right rotation.
This is a process for identifying the ON failure FET of T.

【0118】ステップS230では、ステップS224
でPWMが駆動中であると判定した場合に、リレー18
e,18fのどちらかがオープンしているかどうかを判
定する。どちらかがオープンしていればステップS23
1に進み、どちらもクローズ状態であればステップS2
33に進む。
In step S230, step S224
If it is determined that the PWM is being driven by, the relay 18
It is determined whether either e or 18f is open. If either is open, step S23
1. If both are closed, step S2
Proceed to 33.

【0119】ステップS231では故障検出カウンタC
OUNTとしきい値2とを比較し、COUNT≧しきい
値2であれば再度の貫通電流検出のため、ステップS2
32でリレー18e,18fを共にクローズする。CO
UNT<しきい値2であればステップS212に進む。
In step S231, the failure detection counter C
COUNT is compared with the threshold value 2, and if COUNT ≧ threshold value 2, the through current is detected again, so step S2
At 32, both relays 18e and 18f are closed. CO
If UNT <threshold value 2, the process proceeds to step S212.

【0120】ステップS233は、ステップS230で
リレー18e,18fが共にクローズしていると判定し
た時に、再度の貫通電流チェックのためにステップS2
32でリレーをクローズしたのか、左回転でFET18
a,18fがON故障判定されたのか(この場合はリレ
ー18e,18fはオープンしない)を判定する。
In step S233, when it is determined in step S230 that both relays 18e and 18f are closed, step S2 is performed again to check the through current.
Whether the relay was closed at 32, FET 18 by left rotation
It is determined whether the ON failure of the a and 18f is determined (in this case, the relays 18e and 18f are not opened).

【0121】すなわち故障検出カウンタCOUNTがし
きい値2以下で、リレーがクローズしている場合には、
左回転でFET18a又は18dがON故障判定された
場合であるため、ステップS234でPWM駆動を停止
して貫通電流を停止し、ステップS235でFET18
aが故障している場合にはステップS227に進んでリ
レー18eをオープンする。
That is, when the failure detection counter COUNT is below the threshold value 2 and the relay is closed,
Since it is the case where the ON failure of the FET 18a or 18d is determined by the left rotation, the PWM drive is stopped to stop the through current in step S234, and the FET 18 is stopped in step S235.
If "a" is out of order, the process proceeds to step S227 and the relay 18e is opened.

【0122】ステップS235でFET18dが故障し
ていると判定した場合はステップS229に進んでリレ
ー18fをオープンする。
If it is determined in step S235 that the FET 18d is out of order, the process proceeds to step S229 to open the relay 18f.

【0123】ステップS236では0FF指令FET1
8a,18dの再故障判定のために、電流値が所定値以
内であるかどうかを判定する。所定値以内であれば、ス
テップS207に進む。所定値以上であれば、貫通電流
が再度検出された事になるため、ステップS214から
の故障確定処理を実施する。
At step S236, 0FF command FET1
For re-failure determination of 8a and 18d, it is determined whether the current value is within a predetermined value. If it is within the predetermined value, the process proceeds to step S207. If it is equal to or more than the predetermined value, it means that the shoot-through current is detected again. Therefore, the failure determination process from step S214 is performed.

【0124】以上がモータ右回転時の制御フローであ
る。
The above is the control flow when the motor rotates right.

【0125】次にモータ左回転時の制御フローチャート
を図9とともに述べる。まずステップS237ではモー
タが左回転しているかどうかを判定する。左回転中であ
れば、ステップS238に進み、そうでなければステッ
プS261に進む。
Next, a control flow chart when the motor is rotated counterclockwise will be described with reference to FIG. First, in step S237, it is determined whether the motor is rotating counterclockwise. If it is rotating to the left, the process proceeds to step S238, and if not, the process proceeds to step S261.

【0126】ステップS238ではFET18bと18
cが共にON故障しているかどうかを判定する。共にO
N故障していなければステップS239に進み、どちら
かのFETがON故障している場合にはステップS25
0に進む。
In step S238, the FETs 18b and 18 are
It is determined whether both c are ON-failed. Both are O
If there is no N failure, the process proceeds to step S239, and if either FET has an ON failure, step S25.
Go to 0.

【0127】ステップS239ではFET18aと18
dが共にON故障しているかどうかを判定する。共にO
N故障していなければステップS240に進む。どちら
かのFETがON故障している場合にはステップS24
7に進む。
In step S239, the FETs 18a and 18 are
It is determined whether both d are ON-failed. Both are O
If there is no failure, the process proceeds to step S240. If either of the FETs has an ON failure, step S24
Proceed to 7.

【0128】ステップS240では電流値が所定値以内
であるかどうかを判定する。所定値以内であれば貫通電
流は発生していないためステップS241に進み、所定
値以上であれば貫通電流が発生しているため、ステップ
S245に進む。
In step S240, it is determined whether or not the current value is within a predetermined value. If it is within the predetermined value, the flow-through current has not been generated, and thus the process proceeds to step S241.

【0129】ステップS241ではモータ右端子Rの電
圧が所定値以内であって且つPWMDUTYが所定値以
内であるかどうかを判定し、PWM駆動中のFET18
dのON故障を判定する。
In step S241, it is determined whether or not the voltage at the motor right terminal R is within a predetermined value and the PWMDUTY is within a predetermined value, and the FET 18 in PWM driving is determined.
Determine the ON failure of d.

【0130】R端子電圧が所定値以内であって且つPW
MDUTYが所定値以内であれば、FET18dは正常
であると判定し、ステップS242に進む。
R terminal voltage is within a predetermined value and PW
If MDUTY is within the predetermined value, it is determined that the FET 18d is normal, and the process proceeds to step S242.

【0131】R端子電圧異常が検出されればステップS
244でFET18dの故障フラグを1にセツトする。
If the R terminal voltage abnormality is detected, step S
At 244, the failure flag of the FET 18d is set to 1.

【0132】ステップS242ではモータ左端子Lの電
圧が所定値以内であって且つPWMDUTYが所定値以
内であるかどうかを判定する。各々が所定値以内であれ
ば、ステップS207に進む。
In step S242, it is determined whether the voltage of the motor left terminal L is within a predetermined value and the PWMDUTY is within a predetermined value. If each is within the predetermined value, the process proceeds to step S207.

【0133】これで各FETは正常であった事が確定す
る。一方L端子電圧が異常と判定した場合にはステップ
S243でFET18aの故障フラグを1にセットす
る。以上の処理が、各FET正常時のフローである。
This confirms that each FET was normal. On the other hand, if it is determined that the L terminal voltage is abnormal, the failure flag of the FET 18a is set to 1 in step S243. The above processing is the flow when each FET is normal.

【0134】ステップS241,ステップS242でモ
ータ端子電圧異常を検出した場合には、ステップS24
3,ステップS244で故障フラグをセットし、ステッ
プS212に進む。
If an abnormal motor terminal voltage is detected in steps S241 and S242, step S24
3, a failure flag is set in step S244, and the process proceeds to step S212.

【0135】ステップS245は、ステップS240で
電流異常を検出した場合に、貫通電流を停止するために
全FETを0FFにして短絡経路を遮断しステップS2
46に進む。
In step S245, when an abnormal current is detected in step S240, all the FETs are set to 0FF in order to stop the through current, and the short circuit path is cut off.
Proceed to 46.

【0136】ステップS246ではFET18b,18
cの故障フラグをセツトする。右回転時のステップS2
20と同様に、FET18b,18cのどちらのON故
障による電流異常かはこの段階では特定せず、ステップ
S245で貫通電流を即座に停止しておく。
In step S246, the FETs 18b and 18 are
Set the failure flag in c. Step S2 for right rotation
As in the case of 20, the FET 18b, 18c, which of the ON failures is the current abnormality, is not specified at this stage, and the through current is immediately stopped in step S245.

【0137】ステップS247では、右回転時にFET
18aか18dが故障した場合にはリレー18e又は1
8fをオープンするため、リレーがオープンしているか
どうかを判定する。リレー18e,18f共オープンし
ていなければステップS241に進み、リレー18e,
18fのどちらかがオープンしていればステップS24
8に進む。
In step S247, the FET is turned rightward.
Relay 18e or 1 if 18a or 18d fails
To open 8f, it is determined whether the relay is open. If the relays 18e and 18f are not open, the process proceeds to step S241, where the relays 18e and 18f are opened.
If either 18f is open, step S24
Go to 8.

【0138】ステップS248ではオープンしているリ
レー18e又は18fをクローズし、ステップS249
でPWM駆動を開始する。
In step S248, the open relay 18e or 18f is closed, and in step S249.
Starts PWM drive.

【0139】ステップS250は、左回転時に貫通電流
の発生するFET18b,18cが故障しているとステ
ップS240で判定した場合にはPWM駆動を停止して
いるが、右回転時に18b,18cが故障していると判
定した場合にはPWM駆動が継続しているため、PWM
駆動が停止しているかどうかを判定する。PWM駆動が
停止していればステップS251に進み、PWM駆動中
であればステップS255に進む。
In step S250, the PWM drive is stopped when it is determined in step S240 that the FETs 18b and 18c, which generate the through current at the time of left rotation, have failed, but the FETs 18b and 18c have failed at the time of right rotation. If it is determined that there is a
Determine if the drive is stopped. If the PWM drive is stopped, the process proceeds to step S251. If the PWM drive is being performed, the process proceeds to step S255.

【0140】ステップS251では、モータのR端子電
圧異常を検出し、R端子電圧が所定値以上であればステ
ップS252でFET18c故障フラグをセットする。
R端子電圧が所定値以内であれば、FET18bが故障
していると判定し、ステップS253でFET18b故
障フラグをセットする。
In step S251, an abnormality in the R terminal voltage of the motor is detected, and if the R terminal voltage is equal to or higher than a predetermined value, the FET 18c failure flag is set in step S252.
If the R terminal voltage is within the predetermined value, it is determined that the FET 18b has a failure, and the FET 18b failure flag is set in step S253.

【0141】ステップS254ではリレー18e,18
fを共にオープンとして貫通電流防止処理を実施し、ス
テップS249に進んでPWM駆動を開始する。
In step S254, the relays 18e, 18
Through-current prevention processing is performed with both f open, and the process proceeds to step S249 to start PWM drive.

【0142】ステップS255では、ステップS250
でPWM駆動中であると判定した場合に、リレー18
e,18fが共にオープンしているかどうかを判定す
る。
In step S255, step S250
If it is determined that the PWM drive is in progress, the relay 18
It is determined whether both e and 18f are open.

【0143】オープンしていればステップS256に進
み、どちらもクローズしていればステップS258に進
む。
If it is open, the process proceeds to step S256, and if both are closed, the process proceeds to step S258.

【0144】ステップS256では故障検出カウンタC
OUNTとしきい値2とを比較し、COUNT≧しきい
値2であれば再度の貫通電流検出のため、ステップS2
57でリレー18e,18fを共にクローズする。CO
UNT<しきい値2であればステップS212に進む。
In step S256, the failure detection counter C
COUNT is compared with the threshold value 2, and if COUNT ≧ threshold value 2, the through current is detected again, so step S2
At 57, both relays 18e and 18f are closed. CO
If UNT <threshold value 2, the process proceeds to step S212.

【0145】ステップS258は、ステップS255で
リレー18e,18fが共にクローズしていると判定し
た時に、再度の貫通電流チェックのためにステップS2
57でリレーをクローズしたのか、右回転でFET18
b,18cがON故障判定されたのか(この場合リレー
18e,18fはオープンしない)を判定する。
In step S258, when it is determined in step S255 that the relays 18e and 18f are both closed, step S2 is performed again to check the through current.
Whether the relay was closed at 57
It is determined whether or not b and 18c are determined to be ON failures (in this case, the relays 18e and 18f are not opened).

【0146】即ち故障検出カウンタCOUNTがしきい
値2以下で、リレーが共にクローズしている場合には、
右回転でFET18b又は18cがON故障判定された
場合であるため、ステップS259でPWM駆動を停止
して貫通電流を停止し、ステップS254に進んでリレ
ー18e,18fを共にオープン状態とする。
That is, when the failure detection counter COUNT is less than the threshold value 2 and the relays are both closed,
Since it is a case where the FET 18b or 18c is turned on by the right rotation, the PWM drive is stopped in step S259 to stop the through current, and the process proceeds to step S254 to open both the relays 18e and 18f.

【0147】ステップS260では0FF指令FET1
8b,18cの再故障判定のために、電流値が所定値以
内であるかどうかを判定する。所定値以内であれば、ス
テップS207に進む。所定値以上であれば、貫通電流
が再度検出された事になるため、ステップS214から
の故障確定処理を実施する。
At step S260, 0FF command FET1
For re-failure determination of 8b and 18c, it is determined whether the current value is within a predetermined value. If it is within the predetermined value, the process proceeds to step S207. If it is equal to or more than the predetermined value, it means that the shoot-through current is detected again. Therefore, the failure determination process from step S214 is performed.

【0148】以上がモータ左回転時の処理フローであ
る。
The above is the processing flow when the motor is rotated counterclockwise.

【0149】ステップS237でモータが左回転してい
ないと判定した場合には、モータは中立状態で停止して
いるため、ステップS261に進む。ステップS261
では単に各FETのON故障が検出されているかどうか
を判定し、故障検出状態であればステップS212に進
んで故障検出カウンタを更新して故障確定の所定時間に
なるまでカウンタ更新を継続する。各FETが正常であ
れば、ステップS207に進んで処理を継続する。
If it is determined in step S237 that the motor is not rotating to the left, the motor is stopped in the neutral state, and the process proceeds to step S261. Step S261
Then, it is simply determined whether or not the ON failure of each FET is detected, and if it is in the failure detection state, the process proceeds to step S212, the failure detection counter is updated, and the counter update is continued until a predetermined time for failure confirmation is reached. If each FET is normal, the process proceeds to step S207 to continue the process.

【0150】以上がモータ中立状態での処理フローであ
る。
The above is the processing flow in the motor neutral state.

【0151】次に、右回転でPWM駆動中のFET18
bがオン故障した時(図14(b)参照)の制御の流れ
を図8、図10とともに述べる。まず正常時の時刻t1
においては、ステップS201〜ステップS207まで
の判定結果はすべてYESとなるので、ステップS20
8でFET故障フラグを0にセットし、ステップS21
0で1制御サイクル中の処理を終了する。
Next, the FET 18 in the PWM drive with the right rotation.
The control flow when b has an ON failure (see FIG. 14B) will be described with reference to FIGS. 8 and 10. First, the time t 1 at the normal time
In step S20, the determination results of steps S201 to S207 are all YES.
The FET failure flag is set to 0 in step 8, and step S21
When 0, the processing in one control cycle is completed.

【0152】次に時刻t2においてFET18bでオン
故障が発生すると、ステップS201〜ステップS20
5の判定結果はYESであるが、ステップS206でN
Oとなる。このためステップS211でFET18bオ
ン故障フラグをセットし、ステップS212で故障検出
カウンタCOUNTを1増加し、ステップS213でN
Oとなって、ステップS210で処理を終了する。
Next, at time t 2 , when an ON failure occurs in the FET 18b, steps S201 to S20 are performed.
The determination result of 5 is YES, but N in step S206
It becomes O. For this reason, the FET 18b ON failure flag is set in step S211, the failure detection counter COUNT is incremented by 1 in step S212, and N is determined in step S213.
It becomes O, and the process ends in step S210.

【0153】次に故障検出カウンタCOUNTの値がし
きい値1に到達しない時刻t3においては、ステップS
201でYES、ステップS202でYES、ステップ
S203でNO、ステップS221でNO、ステップS
205でYES、ステップS206でNOとなる(GN
Dレベルまで低下しているため)。このためステップS
211でFET18bオン故障フラグをセットし、ステ
ップS212で故障検出カウンタCOUNTを1増加
し、ステップS213でNOとなって、ステップS21
0で処理を終了する。
Next, at time t 3 when the value of the failure detection counter COUNT does not reach the threshold value 1, step S
YES in step 201, YES in step S202, NO in step S203, NO in step S221, and step S221
If YES in step 205, NO in step S206 (GN)
Because it has fallen to the D level). Therefore, step S
The FET 18b ON failure flag is set at 211, the failure detection counter COUNT is incremented by 1 at step S212, and NO is obtained at step S213.
The process ends at 0.

【0154】前記時刻t3における制御の流れは、故障
検出カウンタCOUNTの値がしきい値1未満である時
刻t4〜t6においても同様となる。
The flow of control at the time t 3 is the same from time t 4 to t 6 when the value of the failure detection counter COUNT is less than the threshold value 1.

【0155】次に故障検出カウンタCOUNTの値がし
きい値1に到達する時刻t7においては、ステップS2
01でYES、ステップS202でYES、ステップS
203でNO、ステップS221でNO、ステップS2
05でYES、ステップS206でNOとなる。このた
めステップS211でFET18bオン故障フラグをセ
ットし、ステップS212で故障検出カウンタCOUN
Tを1増加し、ステップS213でYESとなる。した
がってFETオン故障確定処理として、ステップS21
4で全FETをオフとしてPWM制御を停止し、ステッ
プS215でHブリッジ回路のリレー18e,18fを
開状態とし、ステップS216でバッテリ電源ラインに
介挿されているリレー13bを開状態とし、ステップS
217でオン故障確定フラグ1をセットし、ステップS
210で処理を終了する。
Next, at time t 7 when the value of the failure detection counter COUNT reaches the threshold value 1, step S2 is performed.
YES at 01, YES at step S202, S
203: NO, Step S221: NO, Step S2
If YES in step S05, NO in step S206. Therefore, the FET 18b ON failure flag is set in step S211, and the failure detection counter COUNT is set in step S212.
T is incremented by 1, and YES is obtained in step S213. Therefore, as the FET on failure determination process, step S21
In step 4, all the FETs are turned off to stop the PWM control. In step S215, the relays 18e and 18f of the H-bridge circuit are opened, and in step S216, the relay 13b inserted in the battery power line is opened, and then step S216.
At 217, the ON failure confirmation flag 1 is set, and step S
The processing ends at 210.

【0156】前記制御の流れは、モータ右回転でPWM
駆動中のFET18cがオン故障の場合(図14
(c))も同様となる(ただしこの場合はステップS2
05でNOとなり、ステップS218でFET18cオ
ン故障フラグをセットする)。
The flow of the control is as follows.
When the driving FET 18c has an ON failure (see FIG. 14).
The same applies to (c) (however, in this case, step S2).
If NO in 05, the ON failure flag of the FET 18c is set in step S218).

【0157】このように図10における制御によれば、
右回転時にFET18b又は18cの故障が確定するま
での期間中はPWM制御を続行することができる。尚前
記の制御において、FETオン故障を検出してからオン
故障が確定するまでの間に正常復帰した場合は、ステッ
プS205、S206でYESとなり、ステップS20
7〜ステップS210の処理によって、故障検出カウン
タCOUNTの値が0にセットされるとともにFETオ
ン故障フラグが0にクリアされることは言うまでも無
い。
As described above, according to the control in FIG.
The PWM control can be continued during the period until the failure of the FET 18b or 18c is determined during the clockwise rotation. In the above control, if the normal recovery is made between the detection of the FET on-failure and the determination of the on-failure, YES is obtained in steps S205 and S206, and step S20 is performed.
It goes without saying that the value of the failure detection counter COUNT is set to 0 and the FET-on failure flag is cleared to 0 by the processing of 7 to step S210.

【0158】次に、右回転でオフ指令中のFET18a
がオン故障した時(図14(a)参照)の制御の流れを
図8、図11とともに述べる。まず正常時の時刻t1
おいては、ステップS201〜ステップS207までの
判定結果はすべてYESとなるので、ステップS208
でFET故障フラグを0にセットし、ステップS210
で1制御サイクル中の処理を終了する。
Next, the FET 18a which is in the OFF command by the right rotation
The control flow when the ON failure occurs (see FIG. 14A) will be described with reference to FIGS. 8 and 11. First, in the time t 1 in the normal, since all steps S201~ determination result in steps S207 becomes YES, a step S208
The FET failure flag to 0, and step S210
Then, the processing in one control cycle is completed.

【0159】次に時刻t2においてFET18aでオン
故障が発生すると、ステップS201〜ステップS20
3の判定結果はYESであるが、ステップS204でN
Oとなる(貫通電流が流れるため)。このためステップ
S219で全FETをオフしてPWM制御を停止し、ス
テップS220でFET18aオン故障フラグをセット
し、ステップS212で故障検出カウンタCOUNTを
1増加し、ステップS213でNOとなって、ステップ
S210で処理を終了する。
Next, at time t 2 , when an ON failure occurs in the FET 18a, steps S201 to S20 are performed.
The determination result of 3 is YES, but N in step S204
It becomes O (because a through current flows). Therefore, all the FETs are turned off in step S219 to stop the PWM control, the FET18a ON failure flag is set in step S220, the failure detection counter COUNT is incremented by 1 in step S212, and NO is obtained in step S213, and step S210 is performed. Ends the process.

【0160】次に時刻t2直後の時刻t3においては、ス
テップS201でYES、ステップS202でNO、ス
テップS224でYES、ステップS225でYESと
なる(バッテリ電圧Vbまで上昇しているため)。この
ためステップS226でFET18aオン故障フラグを
セットし、ステップS227でリレー18eを開状態と
し、そして時刻t4においてステップS223でPWM
制御を再開し、ステップS212で故障検出カウンタC
OUNTを1増加し、ステップS213でNOとなっ
て、ステップS210で処理を終了する。
[0160] Next, at time t 2 time t 3 of immediately after, YES in step S201, NO at step S202, YES in step S224, a YES at step S225 (because it is raised to the battery voltage Vb). Thus sets FET18a ON failure flag in step S226, PWM relay 18e is opened, and at time t 4 in step S223 in step S227
The control is restarted, and in step S212, the failure detection counter C
OUNT is incremented by 1, NO is obtained in step S213, and the process ends in step S210.

【0161】次に故障検出カウンタCOUNTの値がし
きい値2未満である時刻t5においては、ステップS2
01でYES、ステップS202でNO、ステップS2
24でNO(PWM制御を再開しているため)、ステッ
プS230でYES、ステップS231でNOとなっ
て、ステップS212で故障検出カウンタCOUNTを
1増加し、ステップS213でNOとなって、ステップ
S210で処理を終了する。
Next, at time t 5 when the value of the failure detection counter COUNT is less than the threshold value 2, step S2
YES in 01, NO in step S202, and step S2
24 (NO because PWM control is restarted), YES in step S230, NO in step S231, increments the failure detection counter COUNT by 1 in step S212, NO in step S213, and in step S210. The process ends.

【0162】次に故障検出カウンタCOUNTの値がし
きい値2に到達する時刻t6においては、ステップS2
01でYES、ステップS202でNO、ステップS2
24でNO、ステップS230でYES、ステップS2
31でYESとなるので、ステップS232で再度の電
流判定を行うためリレー18eを閉状態とする。そして
ステップS212で故障検出カウンタCOUNTを1増
加し、ステップS213でNOとなって、ステップS2
10で処理を終了する。
Next, at time t 6 when the value of the failure detection counter COUNT reaches the threshold value 2, step S2
YES in 01, NO in step S202, and step S2
24, NO, step S230, YES, step S2
Since YES is obtained in 31, the relay 18e is closed in order to perform the current determination again in step S232. Then, the failure detection counter COUNT is incremented by 1 in step S212, NO is obtained in step S213, and step S2
The process ends at 10.

【0163】次に故障検出カウンタCOUNTの値がし
きい値2を超えた時刻t7においては、ステップS20
1でYES、ステップS202でNO、ステップS22
4でNO、ステップS230でNO、ステップS233
でNO、ステップS236でNOとなる。したがってF
ETオン故障確定処理として、ステップS214で全F
ETをオフとしてPWM制御を停止し、ステップS21
5でHブリッジ回路のリレー18e,18fを開状態と
し、ステップS216でバッテリ電源ラインに介挿され
ているリレー13bを開状態とし、ステップS217で
オン故障確定フラグ1をセットし、ステップS210で
処理を終了する。
Next, at time t 7 when the value of the failure detection counter COUNT exceeds the threshold value 2, at step S20.
YES in step 1, NO in step S202, step S22
4, NO in step S230, NO in step S230
NO in step S236, and NO in step S236. Therefore F
As the ET-on failure confirmation processing, all Fs are processed in step S214.
ET is turned off to stop the PWM control, and step S21
5, the relays 18e and 18f of the H-bridge circuit are opened, the relay 13b inserted in the battery power line is opened in step S216, the on-failure confirmation flag 1 is set in step S217, and the process is performed in step S210. To finish.

【0164】前記制御の流れは、モータ右回転でFET
18dがオン故障の場合(図14(d))も同様となる
(ただしこの場合はステップS225でNOとなり、ス
テップS228でFET18dオン故障フラグをセット
し、ステップS229でリレー18fを開状態にす
る)。
The flow of the control is as follows.
The same applies when 18d has an ON failure (FIG. 14D) (however, in this case, NO is obtained in step S225, the FET 18d ON failure flag is set in step S228, and relay 18f is opened in step S229). .

【0165】このように図11における制御によれば、
右回転時にFET18a又は18dの故障が確定するま
での期間中は、時刻t2〜時刻t4の僅かな期間を除いて
PWM制御を続行することができる。尚前記の制御にお
いて、FETオン故障を検出してからオン故障が確定す
るまでの間に正常復帰した場合は、電流値判定のため再
度リレー18e又は18fを閉状態とした時刻t6後に
おいて、ステップS236の判定結果がYESとなり、
ステップS207〜ステップS210の処理によって、
故障検出カウンタCOUNTの値が0にセットされると
ともにFETオン故障フラグが0にクリアされることは
言うまでも無い。
As described above, according to the control in FIG.
During the period until failure FET18a or 18d is defined at the time of clockwise rotation, it is possible to continue the PWM control with the exception of a slight period of time t 2 ~ time t 4. In the above control, if the FET is normally returned from the detection of the ON failure to the determination of the ON failure, after the time t 6 when the relay 18e or 18f is closed again for the current value determination, The determination result of step S236 is YES,
By the processing of steps S207 to S210,
It goes without saying that the value of the failure detection counter COUNT is set to 0 and the FET-on failure flag is cleared to 0.

【0166】次に、左回転でPWM駆動中のFET18
aがオン故障した時(図15(a)参照)の制御の流れ
を図8、図9、図12とともに述べる。まず正常時の時
刻t 1においては、図8のステップS201の判定結果
がNOで、図9のステップS237〜ステップS242
までの判定結果および図8のステップS207の判定結
果がすべてYESとなるので、図8のステップS208
でFET故障フラグを0にセットし、ステップS210
で1制御サイクル中の処理を終了する。
Next, the FET 18 being PWM driven by left rotation
Flow of control when "a" fails to turn on (see FIG. 15 (a))
Will be described with reference to FIGS. 8, 9 and 12. First, in normal times
Tick t 1In, the determination result of step S201 in FIG.
Is NO, step S237 to step S242 in FIG.
8 and the determination result of step S207 in FIG.
Since all the results are YES, step S208 of FIG.
The FET failure flag to 0, and step S210
Then, the processing in one control cycle is completed.

【0167】次に時刻t2においてFET18aでオン
故障が発生すると、ステップS201でNO、ステップ
S237〜S241でYES、ステップS242でNO
となる。このためステップS243でFET18aオン
故障フラグをセットし、図8のステップS212で故障
検出カウンタCOUNTを1増加し、ステップS213
でNOとなって、ステップS210で処理を終了する。
Next, when an ON failure occurs in the FET 18a at time t 2 , NO in step S201, YES in steps S237 to S241, NO in step S242.
Becomes Therefore, the FET 18a ON failure flag is set in step S243, the failure detection counter COUNT is incremented by 1 in step S212 of FIG. 8, and step S213 is performed.
Is NO, and the process ends in step S210.

【0168】次に故障検出カウンタCOUNTの値がし
きい値1に到達しない時刻t3においては、ステップS
201でNO、ステップS237,S238でYES、
ステップS239でNO、ステップS247でNO、ス
テップS241でYES、ステップS242でNO、ス
テップS243でFET18aオン故障フラグをセット
し、ステップS212で故障検出カウンタCOUNTを
1増加し、ステップS213でNOとなって、ステップ
S210で処理を終了する。
Next, at time t 3 when the value of the failure detection counter COUNT does not reach the threshold value 1, step S
No in 201, YES in steps S237 and S238,
NO in step S239, NO in step S247, YES in step S241, NO in step S242, the FET18a ON failure flag is set in step S243, the failure detection counter COUNT is incremented by 1 in step S212, and NO in step S213. The processing ends in step S210.

【0169】前記時刻t3における制御の流れは、故障
検出カウンタCOUNTの値がしきい値1未満である時
刻t4〜t6においても同様となる。
The flow of control at the time t 3 is the same from time t 4 to t 6 when the value of the failure detection counter COUNT is less than the threshold value 1.

【0170】次に故障検出カウンタCOUNTの値がし
きい値1に到達する時刻t7においては、ステップS2
01でNO、ステップS237,S238でYES、ス
テップS239でNO、ステップS247でNO、ステ
ップS241でYES、ステップS242でNO、ステ
ップS243でFET18aオン故障フラグをセット
し、ステップS212で故障検出カウンタCOUNTを
1増加し、ステップS213でYESとなる。したがっ
てFETオン故障確定処理として、ステップS214で
全FETをオフとしてPWM制御を停止し、ステップS
215でHブリッジ回路のリレー18e,18fを開状
態とし、ステップS216でバッテリ電源ラインに介挿
されているリレー13bを開状態とし、ステップS21
7でオン故障確定フラグ1をセットし、ステップS21
0で処理を終了する。
Next, at time t 7 when the value of the failure detection counter COUNT reaches the threshold value 1, step S2
NO in 01, YES in steps S237 and S238, NO in step S239, NO in step S247, YES in step S241, NO in step S242, the FET 18a ON failure flag is set in step S243, and the failure detection counter COUNT is set in step S212. The number is incremented by 1, and YES is obtained in step S213. Therefore, as the FET on failure determination process, all the FETs are turned off in step S214 to stop the PWM control, and step S214 is performed.
At step 215, the relays 18e and 18f of the H-bridge circuit are opened, and at step S216, the relay 13b inserted in the battery power line is opened, and then step S21.
In step 7, the ON failure confirmation flag 1 is set, and step S21
The process ends at 0.

【0171】前記制御の流れは、モータ左回転でPWM
駆動中のFET18dがオン故障の場合(図15
(d))も同様となる(ただしこの場合はステップS2
41でNOとなり、ステップS244でFET18dオ
ン故障フラグをセットする)。
The flow of the control is as follows.
When the driving FET 18d has an ON failure (see FIG. 15)
The same applies to (d) (however, in this case, step S2).
If NO in 41, the ON failure flag of the FET 18d is set in step S244).

【0172】このように図12における制御によれば、
左回転時にFET18a又は18dの故障が確定するま
での期間中はPWM制御を続行することができる。尚前
記の制御において、FETオン故障を検出してからオン
故障が確定するまでの間に正常復帰した場合は、ステッ
プS241、S242でYESとなり、ステップS20
7〜ステップS210の処理によって、故障検出カウン
タCOUNTの値が0にセットされるとともにFETオ
ン故障フラグが0にクリアされることは言うまでも無
い。
As described above, according to the control in FIG.
The PWM control can be continued during the period until the failure of the FET 18a or 18d is determined during left rotation. In the above control, if the normal recovery is made between the detection of the FET on-failure and the determination of the on-failure, YES is obtained in steps S241 and S242, and step S20 is performed.
It goes without saying that the value of the failure detection counter COUNT is set to 0 and the FET-on failure flag is cleared to 0 by the processing of 7 to step S210.

【0173】次に、左回転でオフ指令中のFET18b
がオン故障した時(図15(b)参照)の制御の流れを
図8、図9、図13とともに述べる。まず正常時の時刻
1においては、図8のステップS201の判定結果が
NOで、図9のステップS237〜ステップS242ま
での判定結果および図8のステップS207の判定結果
がすべてYESとなるので、図8のステップS208で
FET故障フラグを0にセットし、ステップS210で
1制御サイクル中の処理を終了する。
Next, the FET 18b which is in the off command by the left rotation
The control flow when the ON failure occurs (see FIG. 15B) will be described with reference to FIGS. 8, 9 and 13. First, at normal time t 1 , the determination result of step S201 of FIG. 8 is NO, and the determination results of step S237 to step S242 of FIG. 9 and the determination result of step S207 of FIG. 8 are all YES. In step S208 of FIG. 8, the FET failure flag is set to 0, and in step S210, the processing in one control cycle ends.

【0174】次に時刻t2においてFET18bでオン
故障が発生すると、ステップS201でNO、ステップ
S237〜S239でYES、ステップS240でNO
となるので、ステップS245で全FETをオフしてP
WM制御を停止し、ステップS246でFET18bオ
ン故障フラグをセットし、ステップS212で故障検出
カウンタCOUNTを1増加し、ステップS213でN
Oとなって、ステップS210で処理を終了する。
Next, when the ON failure occurs in the FET 18b at time t 2 , NO in step S201, YES in steps S237 to S239, NO in step S240.
Therefore, in step S245, all FETs are turned off and P
The WM control is stopped, the FET 18b ON failure flag is set at step S246, the failure detection counter COUNT is incremented by 1 at step S212, and N is returned at step S213.
It becomes O, and the process ends in step S210.

【0175】次に時刻t2直後の時刻t3においては、ス
テップS201でNO、ステップS237でYES、ス
テップS238でNO、ステップS250でYES、ス
テップS251でNOとなるので、ステップS253で
FET18bオン故障フラグをセットし、ステップS2
54でリレー18e,18fをともに開状態とし、そし
て時刻t4においてステップS249でPWM制御を再
開し、ステップS212で故障検出カウンタCOUNT
を1増加し、ステップS213でNOとなって、ステッ
プS210で処理を終了する。
Next, at time t 3 immediately after time t 2 , NO in step S201, YES in step S237, NO in step S238, YES in step S250, NO in step S251. Therefore, the FET 18b ON failure occurs in step S253. Set the flag, step S2
Both the relays 18e and 18f are opened at 54, and the PWM control is restarted at step S249 at time t 4 , and the failure detection counter COUNT is started at step S212.
Is incremented by 1, the result of step S213 is NO, and the process ends in step S210.

【0176】次に故障検出カウンタCOUNTの値がし
きい値2未満である時刻t5においては、ステップS2
01でNO、ステップS237でYES、ステップS2
38でNO、ステップS250でNO、ステップS25
5でYES、ステップS256でNOとなるので、ステ
ップS212で故障検出カウンタCOUNTを1増加
し、ステップS213でNOとなって、ステップS21
0で処理を終了する。
Next, at time t 5 when the value of the failure detection counter COUNT is less than the threshold value 2, step S2
01: NO, Step S237: YES, Step S2
NO in step S38, NO in step S250, step S25
Since YES is obtained in 5 and NO is obtained in step S256, the failure detection counter COUNT is incremented by 1 in step S212, NO is obtained in step S213, and step S21 is performed.
The process ends at 0.

【0177】次に故障検出カウンタCOUNTの値がし
きい値2に到達する時刻t6においては、ステップS2
01でNO、ステップS237でYES、ステップS2
38でNO、ステップS250でNO、ステップS25
5でYES、ステップS256でYESとなるので、ス
テップS257で再度の電流判定を行うためリレー18
e,18fを閉状態とする。そしてステップS212で
故障検出カウンタCOUNTを1増加し、ステップS2
13でNOとなって、ステップS210で処理を終了す
る。
Next, at time t 6 when the value of the failure detection counter COUNT reaches the threshold value 2, step S2 is performed.
01: NO, Step S237: YES, Step S2
NO in step S38, NO in step S250, step S25
Since YES in step 5 and YES in step S256, the relay 18 is used to perform the current determination again in step S257.
e and 18f are closed. Then, in step S212, the failure detection counter COUNT is incremented by 1, and in step S2
If NO in step S13, the process ends in step S210.

【0178】次に故障検出カウンタCOUNTの値がし
きい値2を超えた時刻t7においては、ステップS20
1でNO、ステップS237でYES、ステップS23
8でNO、ステップS250でNO、ステップS255
でNO、ステップS258でNO、ステップS260で
NOとなる。したがってFETオン故障確定処理とし
て、ステップS214で全FETをオフとしてPWM制
御を停止し、ステップS215でHブリッジ回路のリレ
ー18e,18fを開状態とし、ステップS216でバ
ッテリ電源ラインに介挿されているリレー13bを開状
態とし、ステップS217でオン故障確定フラグ1をセ
ットし、ステップS210で処理を終了する。
Next, at time t 7 when the value of the failure detection counter COUNT exceeds the threshold value 2, at step S20.
1, NO in step S237, YES in step S237, step S23
8 NO, Step S250 NO, Step S255
NO in step S258, NO in step S258, and NO in step S260. Therefore, as the FET on failure confirmation processing, all the FETs are turned off in step S214 to stop the PWM control, the relays 18e and 18f of the H bridge circuit are opened in step S215, and the relays are inserted in the battery power supply line in step S216. The relay 13b is opened, the ON failure confirmation flag 1 is set in step S217, and the process ends in step S210.

【0179】前記制御の流れは、モータ左回転でFET
18cがオン故障の場合(図15(c))も同様となる
(ただしこの場合はステップS251でYESとなり、
ステップS252でFET18cオン故障フラグをセッ
ト)。
The flow of the control is as follows.
The same applies when 18c has an ON failure (FIG. 15C) (however, in this case, YES is determined in step S251,
In step S252, the FET18c ON failure flag is set).

【0180】このように図13における制御によれば、
左回転時にFET18b又は18cにオン故障が発生し
た場合、貫通電流を確実に遮断するすることができる。
尚前記の制御において、FETオン故障を検出してから
オン故障が確定するまでの間に正常復帰した場合は、電
流値判定のため再度リレー18eおよび18fを閉状態
とした時刻t6後において、ステップS260の判定結
果がYESとなり、ステップS207〜ステップS21
0の処理によって、故障検出カウンタCOUNTの値が
0にセットされるとともにFETオン故障フラグが0に
クリアされることは言うまでも無い。
As described above, according to the control in FIG.
When the ON failure occurs in the FET 18b or 18c during counterclockwise rotation, the through current can be surely cut off.
In the above control, if the FET is normally restored from the time when the FET ON failure is detected to the time when the ON failure is determined, after the time t 6 when the relays 18e and 18f are closed again for current value determination, The determination result of step S260 is YES, and steps S207 to S21.
It goes without saying that the processing of 0 sets the value of the failure detection counter COUNT to 0 and clears the FET-on failure flag to 0.

【0181】尚前記実施形態例では、リレー18e,1
8fをHブリッジ回路の左側駆動用回路に介挿していた
が、これに限らず右側駆動用回路に挿入(すなわちリレ
ー18eを共通接続点PとFET18cの間に挿入し、
リレー18fを共通接続点NとFET18bの間に挿
入)しても、前記と同様の作用、効果を奏する。
In the embodiment described above, the relays 18e, 1
8f was inserted in the left side driving circuit of the H bridge circuit, but not limited to this, it is inserted in the right side driving circuit (that is, the relay 18e is inserted between the common connection point P and the FET 18c,
Even if the relay 18f is inserted between the common connection point N and the FET 18b), the same action and effect as described above can be obtained.

【0182】また本発明のHブリッジ回路の半導体制御
素子は、FETに限らず、ダイオード構造を有した他の
半導体制御素子であっても良い。
The semiconductor control element of the H-bridge circuit of the present invention is not limited to the FET, but may be another semiconductor control element having a diode structure.

【0183】[0183]

【発明の効果】以上のように本発明によれば次のような
優れた効果が得られる。 (1)請求項1〜3に記載の発明によれば、Hブリッジ
回路のどの半導体制御素子がオン故障した場合であって
も、貫通電流(短絡電流)を確実に遮断することができ
る。
As described above, according to the present invention, the following excellent effects can be obtained. (1) According to the invention described in claims 1 to 3, it is possible to reliably cut off the through current (short-circuit current) regardless of which semiconductor control element of the H-bridge circuit has an ON failure.

【0184】このため過電流による過熱によって半導体
制御素子の破損や火災が生じる等の事態を未然に防ぐこ
とができる。
Therefore, it is possible to prevent the semiconductor control element from being damaged or causing a fire due to overheating due to overcurrent.

【0185】また前記オン故障時に、モータのコイルの
両端が接続された状態となってモータの回生制動力が発
生し、モータに連結されたハンドルが回転操作困難にな
るか、又は回転操作不能になる、いわゆる回生ロック現
象は発生しない。 (2)請求項2に記載の発明によれば、オン故障の確定
前においては、所定期間のみPWM制御を停止するだけ
で済む。このため外部ノイズ等が原因でオン故障を検出
し、その後オン故障が所定時間継続しない場合は、前記
所定期間のみアシストを停止しただけで、以後通常のア
シスト制御を実施することができる。 (3)請求項3に記載の発明によれば、Hブリッジ回路
のどの半導体制御素子がオン故障しているかを判別する
ことができ、該判別結果に基づいて適切な制御を行うこ
とができる。
When the ON failure occurs, both ends of the coil of the motor are connected to each other to generate a regenerative braking force of the motor, which makes it difficult to rotate the handle connected to the motor or disables the rotation operation. The so-called regenerative lock phenomenon does not occur. (2) According to the invention described in claim 2, it is sufficient to stop the PWM control only for a predetermined period before the on-failure is determined. Therefore, when an on-failure is detected due to external noise or the like and the on-failure does not continue for a predetermined time after that, the assist is stopped only for the predetermined period, and then the normal assist control can be performed. (3) According to the invention described in claim 3, it is possible to determine which semiconductor control element of the H-bridge circuit has the ON failure, and it is possible to perform appropriate control based on the determination result.

【0186】またオン故障の確定前においては、微小期
間のみPWM制御を停止するだけで済む。このため外部
ノイズ等が原因でオン故障を検出し、その後オン故障が
所定時間継続しない場合は、前記微小期間のみアシスト
を停止しただけで、以後通常のアシスト制御を実施する
ことができる。
Before the on-failure is determined, it is sufficient to stop the PWM control only for a minute period. For this reason, if an on-failure is detected due to external noise or the like and the on-failure does not continue for a predetermined time after that, the assist is stopped only for the minute period, and then the normal assist control can be performed.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明を適用した電動パワーステアリング装置
の一例を示す構成図。
FIG. 1 is a configuration diagram showing an example of an electric power steering device to which the present invention has been applied.

【図2】本発明の一実施形態例の要部のブロック図。FIG. 2 is a block diagram of a main part of an embodiment of the present invention.

【図3】本発明の第1の実施形態例における制御フロー
チャート。
FIG. 3 is a control flowchart in the first embodiment of the present invention.

【図4】本発明の第1の実施形態例の制御タイムチャー
トを表し、(a)はFETオン故障確定時のタイムチャ
ート、(b)はFETオン故障非確定時のタイムチャー
ト。
4A and 4B are control time charts of the first embodiment of the present invention, where FIG. 4A is a time chart when an FET ON failure is confirmed, and FIG. 4B is a time chart when an FET ON failure is not confirmed.

【図5】本発明の第1の実施形態例における、モータ右
回転時に要部に流れる電流経路を表す回路図。
FIG. 5 is a circuit diagram showing a current path flowing through a main part when the motor rotates rightward in the first embodiment of the present invention.

【図6】本発明の第1の実施形態例における、モータ左
回転時に要部に流れる電流経路を表す回路図。
FIG. 6 is a circuit diagram showing a current path that flows through a main part when the motor rotates counterclockwise according to the first embodiment of the present invention.

【図7】本発明の第1の実施形態例における制御を説明
するための要部回路図。
FIG. 7 is a circuit diagram of a main part for explaining control in the first embodiment example of the present invention.

【図8】本発明の第2の実施形態例における、モータ右
回転時の制御フローチャート。
FIG. 8 is a control flowchart when the motor rotates clockwise according to the second embodiment of the present invention.

【図9】本発明の第2の実施形態例における、モータ左
回転時の制御フローチャート。
FIG. 9 is a control flowchart when the motor rotates leftward in the second embodiment of the present invention.

【図10】本発明の第2の実施形態例の制御タイムチャ
ートを表し、右回転時にPWM駆動中のFETがオン故
障したときのタイムチャート。
FIG. 10 is a control time chart according to the second embodiment of the present invention, which is a time chart when an FET in PWM drive has an ON failure during clockwise rotation.

【図11】本発明の第2の実施形態例の制御タイムチャ
ートを表し、右回転時にオフ制御中のFETがオン故障
したときのタイムチャート。
FIG. 11 is a control time chart according to the second embodiment of the present invention, which is a time chart when an FET under OFF control has an ON failure during clockwise rotation.

【図12】本発明の第2の実施形態例の制御タイムチャ
ートを表し、左回転時にPWM駆動中のFETがオン故
障したときのタイムチャート。
FIG. 12 is a control time chart of the second embodiment of the present invention, which is a time chart when the FET during PWM driving has an ON failure during left rotation.

【図13】本発明の第2の実施形態例の制御タイムチャ
ートを表し、左回転時にオフ制御中のFETがオン故障
したときのタイムチャート。
FIG. 13 is a control time chart according to the second embodiment of the present invention, which is a time chart when an FET under OFF control has an ON failure during left rotation.

【図14】本発明の第2の実施形態例における、モータ
右回転時に要部に流れる電流経路を表す回路図。
FIG. 14 is a circuit diagram showing a current path flowing through a main part when the motor rotates clockwise in the second embodiment of the present invention.

【図15】本発明の第2の実施形態例における、モータ
左回転時に要部に流れる電流経路を表す回路図。
FIG. 15 is a circuit diagram showing a current path flowing through a main part when the motor rotates counterclockwise in the second embodiment of the present invention.

【符号の説明】 1…ステアリングホイール 9…トルクセンサ 10…アシストモータ 13…コントロールユニット 13b…電源リレー 14…バッテリ 16…車速センサ 18…電動機駆動回路(Hブリッジ回路) 18a〜18d…FET 18e,18f…リレー[Explanation of symbols] 1 ... Steering wheel 9 ... Torque sensor 10 ... Assist motor 13 ... Control unit 13b ... Power relay 14 ... Battery 16 ... Vehicle speed sensor 18: Motor drive circuit (H bridge circuit) 18a-18d ... FET 18e, 18f ... Relay

───────────────────────────────────────────────────── フロントページの続き (72)発明者 佐藤 博 神奈川県厚木市恩名1370番地 ユニシア ジェーケーシー ステアリングシステム 株式会社内 (72)発明者 相原 俊徳 神奈川県厚木市恩名1370番地 ユニシア ジェーケーシー ステアリングシステム 株式会社内 Fターム(参考) 3D033 CA13 CA16 CA20 CA27 CA31 5H576 AA15 BB10 CC04 DD01 EE10 EE11 GG10 HA03 HB02 JJ03 KK06 LL01 LL22 LL24 LL38 MM02 MM07 MM20    ─────────────────────────────────────────────────── ─── Continued front page    (72) Inventor Hiroshi Sato             1370 Onna, Atsugi City, Kanagawa Prefecture Unisia             JK steering system             Within the corporation (72) Inventor Toshinori Aihara             1370 Onna, Atsugi City, Kanagawa Prefecture Unisia             JK steering system             Within the corporation F term (reference) 3D033 CA13 CA16 CA20 CA27 CA31                 5H576 AA15 BB10 CC04 DD01 EE10                       EE11 GG10 HA03 HB02 JJ03                       KK06 LL01 LL22 LL24 LL38                       MM02 MM07 MM20

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 ハンドルの操舵トルクを検出するトルク
センサと、前記ハンドルと一体的に設けられたステアリ
ングシャフトを補助負荷付勢するモータと、前記操舵ト
ルクの大きさに応じて前記モータをフィードバック系の
Hブリッジ回路で駆動するコントロールユニットとを具
備した電動パワーステアリング装置の制御装置におい
て、 前記Hブリッジ回路と電源を結ぶ電路に介挿された第1
リレーと、 前記Hブリッジ回路上段部であって、右側駆動用回路又
は左側駆動用回路のうちいずれか一方に介挿された第2
リレーと、 前記Hブリッジ回路下段部であって、前記第2リレーと
同じ側の駆動用回路に介挿された第3リレーとを有する
ことを特徴とする電動パワーステアリング装置の制御装
置。
1. A torque sensor for detecting steering torque of a steering wheel, a motor for energizing an auxiliary load on a steering shaft provided integrally with the steering wheel, and a feedback system for the motor according to the magnitude of the steering torque. A control device for an electric power steering device, comprising: a control unit driven by the H-bridge circuit, and a first unit inserted in an electric path connecting the H-bridge circuit and a power source.
A relay, and a second upper part of the H-bridge circuit, which is inserted into either the right-side driving circuit or the left-side driving circuit.
A control device for an electric power steering device, comprising: a relay; and a third relay that is a lower stage part of the H bridge circuit and is inserted in a drive circuit on the same side as the second relay.
【請求項2】 前記Hブリッジ回路を構成する半導体制
御素子のオン故障を検出してから、該故障が所定時間継
続したときにオン故障を確定して、前記第1、第2およ
び第3リレーを開状態にするオン故障確定処理と、 前記オン故障確定前の所定時間のみ、前記第2および第
3リレーを開状態にするとともに、前記Hブリッジ回路
の半導体制御素子のパルス幅変調制御を停止させる故障
中処理とを行う制御部を備えたことを特徴とする請求項
1に記載の電動パワーステアリング装置の制御装置。
2. The first, second, and third relays are configured to detect an on-failure of a semiconductor control element forming the H-bridge circuit and then determine the on-failure when the failure continues for a predetermined time. ON failure determination processing for opening the ON state, and for only a predetermined time before the ON failure determination, the second and third relays are opened and the pulse width modulation control of the semiconductor control element of the H bridge circuit is stopped. The control device for the electric power steering device according to claim 1, further comprising a control unit that performs a process during failure.
【請求項3】 前記Hブリッジ回路のオン故障時に、該
Hブリッジ回路を構成する半導体制御素子のうち、いず
れの半導体制御素子がオン故障したかを判別する判別処
理を行い、 前記Hブリッジ回路の右側駆動用回路又は左側駆動用回
路のうち、パルス幅変調制御が行われている側の回路を
構成する上段部又は下段部の半導体制御素子のオン故障
を判別した場合は、 前記パルス幅変調制御を継続するとともに、前記オン故
障が所定時間継続した後にオン故障を確定して前記第
1、第2および第3リレーを開状態にする処理を実行
し、 前記Hブリッジ回路の右側駆動用回路又は左側駆動用回
路のうち、パルス幅変調制御が行われていない側の回路
を構成する上段部又は下段部の半導体制御素子のオン故
障を判別した場合は、 前記パルス幅変調制御を微小期間のみ停止させる処理
と、前記第2又は第3リレーを、微小期間よりも長い期
間開状態とした後再投入する処理と、前記再投入時点ま
で前記オン故障が継続したときに前記オン故障を確定し
て前記第1、第2および第3リレーを開状態にする処理
とを実行する制御部を備えたことを特徴とする請求項1
に記載の電動パワーステアリング装置の制御装置。
3. When the H-bridge circuit has an ON failure, a determination process is performed to determine which of the semiconductor control elements forming the H-bridge circuit has an ON failure. Among the right-side driving circuit or the left-side driving circuit, when it is determined that the semiconductor control element of the upper stage or the lower stage, which constitutes the circuit on the side where the pulse width modulation control is performed, has an ON failure, the pulse width modulation control is performed. And a process for establishing an on-failure and opening the first, second, and third relays after the on-failure continues for a predetermined time, the right-side drive circuit of the H-bridge circuit or In the left side driving circuit, when the ON failure of the semiconductor control element in the upper part or the lower part constituting the circuit on the side where the pulse width modulation control is not performed is determined, the pulse width modulation is performed. Control for only a minute period, a process of re-closing the second or third relay after leaving the second or third relay open for a period longer than the minute period, and a process of continuing the ON failure until the re-closing time. 2. A control unit is provided for executing a process of establishing an on-failure and opening the first, second and third relays.
A control device for the electric power steering device according to.
JP2002001139A 2002-01-08 2002-01-08 Controller for electric power steering device Pending JP2003200839A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002001139A JP2003200839A (en) 2002-01-08 2002-01-08 Controller for electric power steering device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002001139A JP2003200839A (en) 2002-01-08 2002-01-08 Controller for electric power steering device

Publications (1)

Publication Number Publication Date
JP2003200839A true JP2003200839A (en) 2003-07-15

Family

ID=27641340

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002001139A Pending JP2003200839A (en) 2002-01-08 2002-01-08 Controller for electric power steering device

Country Status (1)

Country Link
JP (1) JP2003200839A (en)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007069812A (en) * 2005-09-08 2007-03-22 Nsk Ltd Control device of electric power steering device
JP2007203798A (en) * 2006-01-31 2007-08-16 Nsk Ltd Electric power steering control device
JP2010047096A (en) * 2008-08-21 2010-03-04 Toyota Motor Corp Electric power steering device
JP2011011567A (en) * 2009-06-30 2011-01-20 Jtekt Corp Electric power steering control device
KR101246049B1 (en) 2008-09-23 2013-03-26 에어로바이론먼트 인크 Method of determining PWM duty cycle of an open delta H-bridge driven ironless permanent magnet machine
US8803454B2 (en) 2008-09-23 2014-08-12 Aerovironment, Inc. Sensorless optimum torque control for high efficiency ironless permanent magnet machine

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007069812A (en) * 2005-09-08 2007-03-22 Nsk Ltd Control device of electric power steering device
JP4736648B2 (en) * 2005-09-08 2011-07-27 日本精工株式会社 Control device for electric power steering device
JP2007203798A (en) * 2006-01-31 2007-08-16 Nsk Ltd Electric power steering control device
JP2010047096A (en) * 2008-08-21 2010-03-04 Toyota Motor Corp Electric power steering device
KR101246049B1 (en) 2008-09-23 2013-03-26 에어로바이론먼트 인크 Method of determining PWM duty cycle of an open delta H-bridge driven ironless permanent magnet machine
US8803454B2 (en) 2008-09-23 2014-08-12 Aerovironment, Inc. Sensorless optimum torque control for high efficiency ironless permanent magnet machine
JP2011011567A (en) * 2009-06-30 2011-01-20 Jtekt Corp Electric power steering control device

Similar Documents

Publication Publication Date Title
JP3556678B2 (en) Electric power steering device
JP3518944B2 (en) Motor drive
JP5181579B2 (en) Motor control device
JP3292179B2 (en) Abnormality detection device for motor drive device
JP3946994B2 (en) Electric power steering control device
US20140229066A1 (en) Electronic control device for electric power steering apparatus
JPWO2005081386A1 (en) Relay welding prevention device and motor drive device
JP2003200839A (en) Controller for electric power steering device
JP5076415B2 (en) Electric power steering control device
JP2013121294A (en) Fault diagnostic device for motor for electric power steering
JP2003048560A (en) Electric power steering device
JP2007308138A (en) Control device for electric power steering device
JPH0520976U (en) Electric power steering device
JP3517989B2 (en) Vehicle steering system
JP3511563B2 (en) Electric power steering control device
JP2005088861A (en) Power steering device
JPH04317861A (en) Electric power steering device
JP3572801B2 (en) Electric power steering device
JP3875222B2 (en) Vehicle steering control device
JP5125432B2 (en) Control device for electric power steering device and control device for motor
JPH06127418A (en) Control device at abnormality for rear wheel steering device of vehicle
JP3839424B2 (en) Vehicle steering control device
JP2003033082A (en) Motor drive
JP3641921B2 (en) Control device for electric power steering device
JP3628510B2 (en) Vehicle steering device

Legal Events

Date Code Title Description
A625 Written request for application examination (by other person)

Free format text: JAPANESE INTERMEDIATE CODE: A625

Effective date: 20040818

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20061114

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20070313