JP2003043995A - Active matrix type oled display device and its driving circuit - Google Patents

Active matrix type oled display device and its driving circuit

Info

Publication number
JP2003043995A
JP2003043995A JP2001231443A JP2001231443A JP2003043995A JP 2003043995 A JP2003043995 A JP 2003043995A JP 2001231443 A JP2001231443 A JP 2001231443A JP 2001231443 A JP2001231443 A JP 2001231443A JP 2003043995 A JP2003043995 A JP 2003043995A
Authority
JP
Japan
Prior art keywords
transistor
electrode
display device
drain electrode
scanning line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2001231443A
Other languages
Japanese (ja)
Inventor
Masuyuki Ota
益幸 太田
Takeshi Okuno
武志 奥野
Akiko Nakamura
亜希子 中村
Yukio Numata
幸雄 沼田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2001231443A priority Critical patent/JP2003043995A/en
Publication of JP2003043995A publication Critical patent/JP2003043995A/en
Pending legal-status Critical Current

Links

Landscapes

  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide an OLED(organic light emitting diode) driving pixel circuit having satisfactory display performance. SOLUTION: In this pixel circuit, four transistors are constituted in a pixel and after first and second scanning lines GL1, GL2 which are connected respectively to the gate electrode of a second transistor MSH and that of a third transistor MWR are made active and the gate electrode and the drain electrode of a first transistor MDR are made to be in conduction state via the second transistor MSH and a current having a value corresponding to a video signal is made to flow from a power source to a signal line through the first and third transistors MDR, MWR and the first scanning line GL1 is made inactive, the second scanning line GL2 is made inactive and thereafter a third scanning line GL3 which is connected to the gate electrode of a fourth transistor MCH is made active and a current having a value corresponding to the video signal is made to flow through an OLED through the fourth transistor MCH.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、アクティブマトリ
ックス型OLED表示装置に関して、表示品質の向上を
目的とした、新しい表示装置と、駆動方法に関する。
(OLEDは、オーガニック・ライティング・エミッシ
ョン・ダイオードの略称である。)
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an active matrix type OLED display device, a new display device and a driving method for improving display quality.
(OLED is an abbreviation for Organic Lighting Emission Diode.)

【0002】[0002]

【従来の技術】従来のアクティブマトリックス型OLE
D表示装置の画素セルの回路は、縦横に張り巡らされた
配線の交点に第1のトランジスタ(以下、スイッチング
用トランジスタT1とも表す)を設け、そのゲート電極
を走査線(ゲート線ともいう)に、ドレイン電極(また
はソース電極)を信号線(ドレイン線またはソース線と
もいう)に接続し、ソース電極(またはドレイン電極)
は第2のトランジスタのゲート電極に接続し、前記第2
のトランジスタ(以下、駆動用トランジスタT2とも表
す)は、ソース電極(またはドレイン電極)が、電流供
給線(以下、電源線、電源ライン、Vdd、アノード
線、アノードラインとも表す)に接続され、ドレイン電
極(またはソース電極)がOLED素子のアノード電極
(あるいはカソード電極)に接続され、OLED素子の
他方の電極がカソード電極(あるいはアノード電極)と
なる構造となっている。図25(A)にその等価回路を
示す。
2. Description of the Related Art Conventional active matrix OLE
In the circuit of the pixel cell of the D display device, a first transistor (hereinafter also referred to as a switching transistor T1) is provided at an intersection of wirings stretched vertically and horizontally, and its gate electrode is used as a scan line (also referred to as a gate line). , The drain electrode (or source electrode) is connected to the signal line (also referred to as drain line or source line), and the source electrode (or drain electrode)
Is connected to the gate electrode of the second transistor,
In the transistor (hereinafter, also referred to as a driving transistor T2), a source electrode (or a drain electrode) is connected to a current supply line (hereinafter, also referred to as a power supply line, a power supply line, Vdd, an anode line, an anode line), and a drain The electrode (or source electrode) is connected to the anode electrode (or cathode electrode) of the OLED element, and the other electrode of the OLED element serves as the cathode electrode (or anode electrode). The equivalent circuit is shown in FIG.

【0003】上記のように、少なくとも2つのトランジ
スタが必要なのは、OLEDパネルに用いられるアクテ
ィブマトリックス方式は、基本的に次の条件を満足しな
ければならないためである。1.特定の画素を選択し、
必要な表示情報を与えられること。2.1フレーム期間
を通じてOLED素子に電流を流すことができることこ
こで液晶に用いられるアクティブマトリックス方式と比
較すると、スイッチング用トランジスタは液晶用にもあ
るが、駆動用トランジスタは、液晶に用いられるアクテ
ィブマトリクス方式には無く、OLEDに電流を流し、
光らせるために必要なトランジスタである。この理由は
液晶の場合は、電圧を印加することでオン状態を保持す
ることができるが、OLEDの場合は、電流を流しつづ
けて画素をオン状態とするからである。
As described above, at least two transistors are required because the active matrix method used for the OLED panel must basically satisfy the following conditions. 1. Select a specific pixel,
Be given the necessary display information. 2.1 Ability to pass current through OLED element during one frame period Compared with the active matrix method used for liquid crystal here, the switching transistor is also for liquid crystal, but the driving transistor is for active matrix used for liquid crystal There is no method, current is passed through the OLED,
It is a transistor that is necessary to make it glow. The reason for this is that in the case of liquid crystal, the ON state can be maintained by applying a voltage, but in the case of OLED, the pixel is kept in the ON state by continuing to flow current.

【0004】したがってOLEDパネルでは電流を流し
続けるための電流源が必要であり、その役割を駆動用ト
ランジスタが果す。まず、走査線がオンになると、スイ
ッチング用トランジスタT1を通してキャパシタC1に
電荷として蓄積される。このキャパシタC1が駆動用ト
ランジスタT2のゲートに電圧を加え続けるため、スイ
ッチング用トランジスタT1がオフになっても、電流供
給線から駆動用トランジスタを介して電流が流れつづ
け、1フレーム期間にわたり画素をオンできる。この構
成を用いて階調を表示させる場合、駆動用トランジスタ
T2のゲート電圧に階調に応じた電圧を印加する必要が
ある。ここで、仮に同じ電圧が駆動用トランジスタT2
のゲート電極に印加されても、各画素の駆動用トランジ
スタのT2のしきい値電圧(以下、Vthとも表す)に
ばらつきがあれば、各画素でOLED素子に流れる電流
値が変わってくる。したがって駆動用トランジスタのし
きい値電圧のばらつきがそのまま表示に現れることにな
る。
Therefore, the OLED panel requires a current source for keeping the current flowing, and the driving transistor plays that role. First, when the scanning line is turned on, electric charges are accumulated in the capacitor C1 through the switching transistor T1. Since the capacitor C1 continues to apply a voltage to the gate of the driving transistor T2, even if the switching transistor T1 is turned off, current continues to flow from the current supply line through the driving transistor and the pixel is turned on for one frame period. it can. When displaying gradations using this configuration, it is necessary to apply a voltage according to the gradation to the gate voltage of the driving transistor T2. Here, if the same voltage is applied to the driving transistor T2,
Even if it is applied to the gate electrode of, if the threshold voltage of T2 (hereinafter, also referred to as Vth) of the driving transistor of each pixel varies, the value of the current flowing through the OLED element changes in each pixel. Therefore, variations in the threshold voltage of the driving transistor appear in the display as they are.

【0005】トランジスタのオン電流は単結晶で形成さ
れたトランジスタであれば、きわめて均一であるが、安
価なガラス基板に形成することのできる低温多結晶トラ
ンジスタ(以下、低温ポリシリコンTFTとも表す)で
は、そのしきい値のばらつきが±1.0Vを超える範囲
でばらつきを持つため、駆動用トランジスタT2を流れ
るオン電流がこれに対応してばらつき、表示に、ムラ
や、塩と胡椒を混ぜ合わせたようなザラツキが発生す
る。これらの表示不良は、しきい値電圧のばらつきのみ
ならず、TFTの移動度のばらつき、オフ電流のばらつ
き、寄生容量のばらつき等でも発生する。したがってア
ナログ的に階調を表示させる方法では、均一な表示を得
るために、トランジスタの特性を厳密に制御する必要が
あり(例えば、しきい値電圧では、±0.1V以下)、
現状の低温多結晶ポリシリコンTFTではこのスペック
を満足できない。この問題を解決するため、図25
(B)〜(D)に示すようにさまざまな回路構成が提案
されている。
The on-current of a transistor is extremely uniform if it is a single-crystal transistor, but in a low-temperature polycrystalline transistor (hereinafter also referred to as a low-temperature polysilicon TFT) that can be formed on an inexpensive glass substrate. Since the variation in the threshold value varies in the range exceeding ± 1.0 V, the on-current flowing through the driving transistor T2 varies correspondingly, and unevenness or salt and pepper is mixed in the display. Such roughness occurs. These display defects occur not only with variations in threshold voltage, but also with variations in TFT mobility, variations in off-current, variations in parasitic capacitance, and the like. Therefore, in the method of displaying gradations in an analog manner, it is necessary to strictly control the characteristics of the transistor in order to obtain uniform display (for example, the threshold voltage is ± 0.1 V or less),
The current low-temperature polycrystalline polysilicon TFT cannot satisfy this specification. To solve this problem, FIG.
Various circuit configurations have been proposed as shown in (B) to (D).

【0006】図25(B)はSID98、DIGES
T、p.11に開示された回路である。1画素内に4つ
のトランジスタを設けて、駆動用トランジスタT2のし
きい値電圧のばらつきをコンデンサにより補償させて均
一な電流を得る構成となっている。しかしながらこの構
成では、駆動用トランジスタT2のしきい値電圧のバラ
ツキは補償されるが、映像信号(以下、データとも表
す)を電圧で与えているため、駆動用トランジスタの閾
値電圧以外の移動度など、ON電流を与えるパラメータ
のバラツキを補償することは出来ない。
FIG. 25B shows SID98 and DIGES.
The circuit disclosed in T., p. The configuration is such that four transistors are provided in one pixel, and variations in the threshold voltage of the driving transistor T2 are compensated by a capacitor to obtain a uniform current. However, in this configuration, variations in the threshold voltage of the driving transistor T2 are compensated, but since the video signal (hereinafter, also referred to as data) is given as a voltage, mobility other than the threshold voltage of the driving transistor, etc. , It is not possible to compensate for the variation in the parameters that give the ON current.

【0007】これに対しデータを電流で与えて、駆動用
トランジスタT2の特性バラツキを補償する回路構成が
提案された。図25(C)はIEDM98−p.875
で開示されている構成である。データを電流Idata
で与えることにより、上記課題の解決を図っている。
On the other hand, a circuit configuration has been proposed in which data is given as a current to compensate for characteristic variations of the driving transistor T2. FIG. 25C shows IEDM98-p.875.
The configuration is disclosed in. Data is the current Idata
In order to solve the above-mentioned problem.

【0008】しかしながらこの方法は、 1.プログラムされる電流がOLED素子を通じてプロ
グラムされるため、OLEDが大きな接合容量を持つ場
合に、Idataの書きこみ時間に時間がかかり、高速
動作が期待できない。 2.電流経路が変化した場合に電源ラインに接続される
スイッチングトランジスタ(MN4)に対し駆動電流を
制御する駆動用トランジスタ(MN2)がソースフォロ
ワとなる。従って駆動用トランジスタのソース電圧が、
スイッチング用トランジスタの特性により変動する。な
どの欠点を有する。
However, this method is Since the programmed current is programmed through the OLED element, when the OLED has a large junction capacitance, it takes a long time to write Idata, and high speed operation cannot be expected. 2. The driving transistor (MN2) that controls the driving current for the switching transistor (MN4) connected to the power supply line when the current path changes serves as a source follower. Therefore, the source voltage of the driving transistor is
It varies depending on the characteristics of the switching transistor. It has drawbacks such as

【0009】また、これを解決できるものとして、図2
5(D)の回路がある。この回路は、信学技法ED20
01−8SDM2001−8pp7に開示されている。
駆動用トランジスタ(T3)のソース電極がVddに接
続されており、かつIdataの書きこみが、前記OL
ED素子を介さない構成となるため、OLED素子の接
合容量への充電が必要なく、高速動作に適した回路とな
っている。また、変形例として図25(E)の回路が上
げられる。図25(E)の回路の動作は、図24(D)
の回路動作と本質的に全く同じである。
As a solution to this problem, FIG.
There is a 5 (D) circuit. This circuit is based on the ED20
01-8SDM2001-8pp7.
The source electrode of the driving transistor (T3) is connected to Vdd, and the writing of Idata is the above-mentioned OL.
Since the configuration does not include the ED element, it is not necessary to charge the junction capacitance of the OLED element, and the circuit is suitable for high-speed operation. Further, as a modification, the circuit of FIG. 25 (E) is raised. The operation of the circuit in FIG. 25E is shown in FIG.
The circuit operation is essentially the same.

【0010】[0010]

【発明が解決しようとする課題】ここで、これらの回路
では、IEDM98−pp875で開示されているよう
に、基本的に、信号電流書き込み用トランジスタ(MN
3やT2)とゲート電圧を保持するためのサンプルホー
ルド用トランジスタ(MN1やT1)が閉じてから、電
圧供給用スイッチトランジスタ(MN4)や電流経路切
り替えスイッチトランジスタ(T4)が開くようにしな
ければならいない。
Here, in these circuits, as disclosed in IEDM98-pp875, the signal current writing transistor (MN) is basically used.
3 and T2) and the sample and hold transistor (MN1 and T1) for holding the gate voltage must be closed before the voltage supply switch transistor (MN4) and the current path switching switch transistor (T4) are opened. Not in.

【0011】また、一方、これらの回路では、信号電流
書き込み用トランジスタ(MN3やT2)とゲート電圧
を保持するためのサンプルホールド用トランジスタ(M
N1やT1)が同一の走査線に接続されているか、また
は、同時にON/OFFするように駆動されている。図
25(C)の回路では、同じゲート電圧を信号電流書き
込み用トランジスタ(MN3)とサンプルホールド用ト
ランジスタ(MN1)に加えた場合、MN1のソース電
位およびドレイン電位は、MN3のソース電位およびド
レイン電位より、必ず低くなるため、pチャネルの場
合、それらのトランジスタが同じしきい値特性を有すれ
ば、必ずMN1が先に閉じる。
On the other hand, in these circuits, a signal current writing transistor (MN3 or T2) and a sample and hold transistor (M) for holding a gate voltage are used.
N1 and T1) are connected to the same scanning line or are driven so as to be turned ON / OFF at the same time. In the circuit of FIG. 25C, when the same gate voltage is applied to the signal current writing transistor (MN3) and the sample hold transistor (MN1), the source potential and drain potential of MN1 are the same as the source potential and drain potential of MN3. Therefore, in the case of p-channel, if the transistors have the same threshold characteristics, MN1 is always closed first.

【0012】また、電流書き込み用トランジスタ(MN
3)と電圧供給用スイッチトランジスタ(MN4)が同
時に閉じ、仮にMN1のしきい値がMN3しきい値より
十分低くなり、MN3よりも後に閉じたとしても、MN
4が開く前に閉じれば、駆動用トランジスタ(MN2)
のゲート電圧への電圧の供給経路は全くないため(カソ
ード電極からの電圧はOLED素子にブロックされてい
る)、MN2のゲート電圧は、電流書き込み時とほぼ同
じ電圧が正常に保持されるため問題は無い。nチャネル
の場合も、極性が全く逆の関係になるが、相対的には同
じになるので問題ない。
Further, a current writing transistor (MN
3) and the voltage supply switch transistor (MN4) are closed at the same time, and even if the threshold value of MN1 becomes sufficiently lower than the threshold value of MN3 and it closes after MN3, MN
If it is closed before opening 4, driving transistor (MN2)
Since there is no voltage supply path to the gate voltage of the MN2 (the voltage from the cathode electrode is blocked by the OLED element), the gate voltage of the MN2 is almost the same as that at the time of writing current, which is a problem. There is no. In the case of the n channel, the polarities are completely opposite to each other, but there is no problem because they are relatively the same.

【0013】しかしながら、図25(D)や図25
(E)の回路では、図25(C)の回路と異なり、必
ず、電流書き込み用スイッチトランジスタ(T2)のソ
ース電位またはドレイン電極の電位が、サンプルホール
ド用トランジスタ(T1)のソース電位またはドレイン
電位よりも、駆動用トランジスタ(T3)のしきい値分
(pチャネルの場合、−Vth分)だけ低くなるので、
同じゲート電圧で動作させれば、必ず電流書き込み用ス
イッチトランジスタ(T2)の方が、サンプルホールド
用トランジスタ(T1)よりも先に閉じてしまう。そう
すると、駆動用トランジスタ(T3)のゲート電圧は、
図25(D)の場合には信号線の電位、図25(E)の
場合には電源に接続されている自分自身のプログラムさ
れた電流により電源電位に向かって、サンプルホールド
用トランジスタ(T1)が閉じるまでの間、再充電され
る。したがって、書き込み時に記憶された(プログラム
された)電流は、それにより変化し、図25(D)の場
合、増加し、図25(E)の場合、減少する。
However, FIG. 25D and FIG.
In the circuit of (E), unlike the circuit of FIG. 25C, the source potential or the drain electrode potential of the current writing switch transistor (T2) is always the source potential or the drain potential of the sample hold transistor (T1). Than the threshold voltage of the driving transistor (T3) (-Vth in the case of p-channel),
If they are operated with the same gate voltage, the current writing switch transistor (T2) will be closed before the sample and hold transistor (T1). Then, the gate voltage of the driving transistor (T3) becomes
In the case of FIG. 25 (D), the potential of the signal line, and in the case of FIG. 25 (E), the sample-hold transistor (T1) is moved toward the power supply potential by its own programmed current connected to the power supply. Will be recharged until is closed. Therefore, the stored (programmed) current at the time of writing changes accordingly, and increases in the case of FIG. 25 (D) and decreases in the case of FIG. 25 (E).

【0014】ここで、最も問題であるのは、この走査波
形(ゲート波形)に遅延(波形鈍り)がある場合であ
る。特に、低温ポリシリコンで垂直走査回路(ゲート回
路)を内蔵する場合、走査波形の遅延量は大きく、ばら
つきを持つ。遅延量が大きいと、再充電による電流の増
加率または減少率は、それに従い大きくなるので、ばら
つきがあると、それは、OLEDに流れる電流のばらつ
きを発生させる。この場合、走査線毎の電流ばらつきに
なり、走査波形は、水平方向に延在している場合が多い
ので、横スジ状のむらを発生させる。
Here, the most problematic case is when the scanning waveform (gate waveform) has a delay (waveform dullness). In particular, when a vertical scanning circuit (gate circuit) is built with low temperature polysilicon, the delay amount of the scanning waveform is large and has variations. If the delay amount is large, the rate of increase or decrease of the current due to recharging increases accordingly, so that if there is variation, it causes variation of the current flowing through the OLED. In this case, the current varies among the scanning lines, and since the scanning waveform often extends in the horizontal direction, horizontal stripe-shaped unevenness is generated.

【0015】また、走査波形の遅延がある状態で、電流
書き込み用スイッチトランジスタ(T2)やサンプルホ
ールド用トランジスタ(T1)のしきい値が0.1V程
度、隣接画素間でばらつくと、画素のOLEDに流れる
電流にばらつきを生み、表示にザラツキを発生させるた
め、これらの回路の利点は、ほとんど発生しなくなる。
実際のアクティブマトリクス型の表示装置では、走査波
形の遅延が無いということはありえず、特に大型、高精
細になるほど、問題は深刻になる。
Further, when the threshold value of the current writing switch transistor (T2) and the sample and hold transistor (T1) varies by about 0.1 V between adjacent pixels in the state where the scanning waveform is delayed, the OLED of the pixel is displayed. Since variations occur in the current flowing through the display, and the display is rough, the advantages of these circuits are hardly generated.
In an actual active matrix type display device, there is no possibility that there will be no delay in the scanning waveform, and the problem becomes more serious as the size and size of the display become higher.

【0016】本発明は上記従来の問題点を解決し、OL
EDに流れる電流を制御するトランジスタが、ソースフ
ォロワ構成とならず、駆動電圧を低くすることが可能で
かつ高速動作に適した回路構成で発生する上記の課題に
対して、走査波形の遅延があっても、遅延量のバラツキ
やしきい値バラツキに対して高いマージンを持ち、スジ
やザラツキの無い良好な表示性能と高い生産性を得られ
るアクティブマトリクス型OLED表示装置およびその
駆動方法を提供することを目的とする。
The present invention solves the above-mentioned conventional problems, and
The transistor that controls the current flowing through the ED does not have the source follower configuration, and the drive voltage can be lowered, and the circuit configuration suitable for high-speed operation is provided. Even when the active matrix type OLED display device and the driving method thereof have a high margin with respect to the variation of the delay amount and the variation of the threshold value and can obtain the good display performance without streaks and roughness and the high productivity. With the goal.

【0017】[0017]

【課題を解決するための手段】この目的を達成するため
に本発明のアクティブマトリクス型OLED表示装置お
よびその駆動方法は、以下の構成および方法を有してい
る。
In order to achieve this object, an active matrix type OLED display device and its driving method of the present invention have the following configurations and methods.

【0018】第1の構成として、単位画素が複数のトラ
ンジスタとOLED素子から成る表示装置において、前
記単位画素内に、ソース電極が電源に接続された第1の
トランジスタと、一方の電極を前記電源に接続され、他
方の電極を前記第1のトランジスタのゲート電極に接続
されたコンデンサと、ソース電極またはドレイン電極の
一方が前記第1のトランジスタのドレイン電極に接続さ
れ、ソース電極またはドレイン電極の他方が前記第1の
トランジスタのゲート電極に接続され、ゲート電極が第
1の走査線に接続された第2のトランジスタとソース電
極またはドレイン電極の一方が前記第1のトランジスタ
のドレイン電極に接続され、ソース電極またはドレイン
電極の他方が信号線に接続され、ゲート電極が第2の走
査線に接続された第3のトランジスタと、ソース電極ま
たはドレイン電極の一方が前記第1のトランジスタのド
レイン電極に接続され、ソース電極またはドレイン電極
の他方がOLED素子に接続され、ゲート電極が第3の
走査線に接続された第4のトランジスタとを有すること
を特徴とするアクティブマトリックス型OLED表示装
置を構成する。
As a first configuration, in a display device in which a unit pixel is composed of a plurality of transistors and an OLED element, in the unit pixel, a first transistor whose source electrode is connected to a power source, and one electrode of which is the power source are provided. And a capacitor having the other electrode connected to the gate electrode of the first transistor, and one of a source electrode or a drain electrode connected to the drain electrode of the first transistor, and the other of the source electrode and the drain electrode. Is connected to the gate electrode of the first transistor, one of the source electrode or the drain electrode and the second transistor whose gate electrode is connected to the first scan line is connected to the drain electrode of the first transistor, The other of the source electrode or the drain electrode was connected to the signal line, and the gate electrode was connected to the second scanning line. No. 3 transistor and one of the source electrode or the drain electrode are connected to the drain electrode of the first transistor, the other of the source electrode or the drain electrode is connected to the OLED element, and the gate electrode is connected to the third scanning line. And an active matrix type OLED display device.

【0019】第2の構成として、単位画素が複数のトラ
ンジスタとOLED素子から成る表示装置において、前
記単位画素内に、ソース電極が電源に接続された第1の
トランジスタと、一方の電極を前記電源に接続され、他
方の電極を前記第1のトランジスタのゲート電極に接続
されたコンデンサと、ソース電極またはドレイン電極の
一方が前記第1のトランジスタのゲート電極に接続さ
れ、ゲート電極が第1の走査線に接続された第2のトラ
ンジスタとソース電極またはドレイン電極の一方が信号
線に接続され、ゲート電極が第2の走査線に接続された
第3のトランジスタと、ソース電極またはドレイン電極
の一方がOLED素子に接続され、ゲート電極が第3の
走査線に接続された第4のトランジスタとソース電極ま
たはドレイン電極の一方が、前記第1のトランジスタの
ドレイン電極に接続され、ソース電極またはドレイン電
極の他方が、前記第2のトランジスタのソース電極また
はドレイン電極の他方、前記第3のトランジスタのソー
ス電極またはドレイン電極の他方および前記第4のトラ
ンジスタのソース電極またはドレイン電極の他方に接続
された第5のトランジスタとを有することを特徴とする
アクティブマトリックス型OLED表示装置を構成す
る。
As a second configuration, in a display device in which a unit pixel is composed of a plurality of transistors and an OLED element, in the unit pixel, a first transistor whose source electrode is connected to a power source and one electrode of which is the power source are provided. A capacitor having the other electrode connected to the gate electrode of the first transistor, and one of a source electrode or a drain electrode connected to the gate electrode of the first transistor, and the gate electrode performing the first scanning. The second transistor connected to the line and one of the source electrode and the drain electrode are connected to the signal line, and the third transistor whose gate electrode is connected to the second scan line and one of the source electrode and the drain electrode are connected to each other. A fourth transistor connected to the OLED element and having a gate electrode connected to the third scanning line, and a source electrode or a drain electrode. Is connected to the drain electrode of the first transistor, and the other of the source electrode and the drain electrode is the other of the source electrode and the drain electrode of the second transistor and the source electrode or the drain electrode of the third transistor. And a fifth transistor connected to the other of the source electrode and the drain electrode of the fourth transistor, the active matrix type OLED display device.

【0020】第3の構成として、前記第2および第3の
走査線が共通であり、前記第3のトランジスタと第4の
トランジスタが異なった導電型であること特徴とするア
クティブマトリックス型OLED表示装置を構成する。
As a third structure, the active matrix OLED display device is characterized in that the second and third scanning lines are common and the third transistor and the fourth transistor have different conductivity types. Make up.

【0021】第4の構成として、前記第3のトランジス
タと前記第4のトランジスタが一方が導通状態の時、他
方は非道通状態になるような閾値特性を有していること
特徴とするアクティブマトリックス型OLED表示装置
を構成する。
As a fourth configuration, the active matrix is characterized in that the third transistor and the fourth transistor have threshold characteristics such that when one is in a conducting state, the other is in a non-conductive state. A type OLED display device.

【0022】第5の構成として、前記トランジスタは、
ポリシリコンを用いた薄膜トランジスタ素子であること
を特徴とするアクティブマトリックス型OLED表示装
置を構成する。
As a fifth structure, the transistor is
An active matrix type OLED display device comprising a thin film transistor element using polysilicon.

【0023】第6の構成として、前記第1のトランジス
タは、ホール導電型のトランジスタであることを特徴と
するアクティブマトリックス型OLED表示装置を構成
する。
As a sixth configuration, an active matrix type OLED display device is constructed in which the first transistor is a hole conduction type transistor.

【0024】第7の構成として、前記第2のトランジス
タは、ゲート電極を共通のゲート線に接続された2つ以
上のトランジスタ素子を直列に接続して成ることを特徴
とするアクティブマトリックス型OLED表示装置を構
成する。
In a seventh structure, the second transistor is formed by connecting in series two or more transistor elements whose gate electrodes are connected to a common gate line, and an active matrix type OLED display. Configure the device.

【0025】第8の構成として、アクティブマトリック
ス型OLED表示装置の垂直走査用回路あるいは水平駆
動回路に用いるトランジスタ素子の少なくとも一つが、
画素内のトランジスタ素子と同時に形成されることを特
徴とするアクティブマトリックス型OLED表示装置を
構成する第9の構成として、前記垂直走査回路は、外部
または内部のシフトレジスタの1つの出力から3つの異
なるパルス幅と位相を有する走査波形を発生させる回路
を含むことを特徴とするアクティブマトリックス型OL
ED表示装置を構成する。
As an eighth structure, at least one of transistor elements used in a vertical scanning circuit or a horizontal driving circuit of an active matrix type OLED display device,
As a ninth configuration of an active matrix type OLED display device, which is formed simultaneously with a transistor element in a pixel, the vertical scanning circuit has three different outputs from one output of an external or internal shift register. Active matrix type OL including a circuit for generating a scanning waveform having a pulse width and a phase
Configure an ED display device.

【0026】第10の構成として、前記水平駆動回路
は、垂直走査期間の一部の期間において、前記映像信号
に対応した電流を遮断し、前記信号線を一定の電位にす
るための充電回路を有することを特徴とするアクティブ
マトリックス型OLED表示装置を構成する。
As a tenth structure, the horizontal drive circuit includes a charging circuit for cutting off a current corresponding to the video signal and keeping the signal line at a constant potential during a part of a vertical scanning period. An active matrix type OLED display device characterized by having.

【0027】第11の構成として、前記隣接する画素間
の発光輝度の変化が最大2%であることを特徴とするア
クティブマトリックス型OLED表示装置を構成する。
As an eleventh structure, an active matrix type OLED display device is characterized in that the change in the light emission luminance between the adjacent pixels is up to 2%.

【0028】第12の構成として、上記のアクティブマ
トリックス型OLED表示装置を用いることを特徴とす
る携帯端末用のディスプレイを構成する。
As a twelfth configuration, a display for a mobile terminal is constructed which uses the above active matrix type OLED display device.

【0029】第13の構成として、上記のアクティブマ
トリックス型OLED表示装置を用いることを特徴とす
る大型テレビを構成する。
As a thirteenth structure, a large-sized television using the active matrix type OLED display device is constructed.

【0030】第14の構成として、上記のアクティブマ
トリックス型OLED表示装置を用いることを特徴とす
る高精細モニタを構成する。
As a fourteenth structure, a high-definition monitor characterized by using the above active matrix type OLED display device is formed.

【0031】第1の方法として、単位画素が複数のトラ
ンジスタならびにOLED素子から成る表示装置におい
て、第1の走査線および第2の走査線をアクティブにす
ることにより、第1のトランジスタのゲート電極とドレ
イン電極を、第2のトランジスタを介して導通状態に
し、前記第1のトランジスタおよび第3のトランジスタ
を通して、電源から信号線に向けて、映像信号に対応し
た値の電流を流した後、第1の走査線を非アクティブに
することにより、前記第1のトランジスタのゲート電圧
を保持し、前記第1の走査線を非アクティブした後、前
記第2の走査線を非アクティブにし、前記第2の走査線
を非アクティブにした後、第3の走査線をアクティブと
し、第4のトランジスタを通して、前記映像信号に対応
した値の電流を前記OLEDに流す。
As a first method, in a display device in which a unit pixel is composed of a plurality of transistors and OLED elements, by activating the first scanning line and the second scanning line, the gate electrode of the first transistor can be formed. The drain electrode is made conductive via the second transistor, and a current having a value corresponding to the video signal is passed from the power source to the signal line through the first transistor and the third transistor, and then the first By deactivating the first scanning line, the gate voltage of the first transistor is held, the second scanning line is deactivated, and then the second scanning line is deactivated. After deactivating the scanning line, the third scanning line is activated, and a current having a value corresponding to the video signal is passed through the fourth transistor. LED to flow.

【0032】第2の方法として、単位画素が複数のトラ
ンジスタならびにOLED素子から成る表示装置におい
て、第1の走査線および第2の走査線をアクティブに
し、第1のトランジスタのゲート電極とドレイン電極
を、第2のトランジスタを介して導通状態にすると共
に、第5のトランジスタのゲート電圧に、所定のバイア
ス電圧を印加し、前記第1のトランジスタ、第3のトラ
ンジスタおよび第5のトランジスタを通して、電源から
信号線に向けて、映像信号に対応した値の電流を流した
後、第1の走査線を非アクティブにすることにより、前
記第1のトランジスタのゲート電圧を保持し、前記第1
の走査線を非アクティブした後、前記第2の走査線を非
アクティブにし、前記第2の走査線を非アクティブにし
た後、第3の走査線をアクティブとし、第4のトランジ
スタを通して、前記映像信号に対応した値の電流を前記
OLEDに流す。
As a second method, in a display device in which a unit pixel is composed of a plurality of transistors and OLED elements, the first scanning line and the second scanning line are activated, and the gate electrode and drain electrode of the first transistor are activated. , A conductive state is applied via the second transistor, a predetermined bias voltage is applied to the gate voltage of the fifth transistor, and the power is supplied from the power source through the first transistor, the third transistor and the fifth transistor. After flowing a current having a value corresponding to the video signal toward the signal line, the first scanning line is made inactive to hold the gate voltage of the first transistor,
After deactivating the scan line, the second scan line is deactivated, the second scan line is deactivated, the third scan line is activated, and the fourth transistor is passed through the video signal. A current having a value corresponding to a signal is passed through the OLED.

【0033】第3の方法として、単位画素が複数のトラ
ンジスタならびにOLED素子から成る表示装置におい
て、第1の走査線および第2の走査線をアクティブにす
ることにより、第1のトランジスタのゲート電極とドレ
イン電極を、第2のトランジスタを介して導通状態に
し、前記第1のトランジスタおよび第3のトランジスタ
を通して、電源から信号線に向けて、映像信号に対応し
た値の電流を流した後、第1の走査線を非アクティブに
することにより、前記第1のトランジスタのゲート電圧
を保持し、前記第1の走査線を非アクティブした後、前
記第2の走査線を第3のトランジスタに対して非アクテ
ィブ、第4のトランジスタに対してアクティブとし、第
4のトランジスタを通して、前記映像信号に対応した値
の電流を前記OLEDに流す。
As a third method, in a display device in which a unit pixel is composed of a plurality of transistors and OLED elements, by activating the first scanning line and the second scanning line, the gate electrode of the first transistor is formed. The drain electrode is made conductive via the second transistor, and a current having a value corresponding to the video signal is passed from the power source to the signal line through the first transistor and the third transistor, and then the first By deactivating the first scan line, the second scan line is deactivated with respect to the third transistor after deactivating the first scan line. Active and active with respect to the fourth transistor, and a current having a value corresponding to the video signal is passed through the fourth transistor through the OLE. Flowing in.

【0034】第4の方法として、単位画素が複数のトラ
ンジスタならびにOLED素子から成る表示装置におい
て、第1の走査線および第2の走査線をアクティブに
し、第1のトランジスタのゲート電極とドレイン電極
を、第2のトランジスタを介して導通状態にすると共
に、第5のトランジスタのゲート電圧に、所定のバイア
ス電圧を印加し、前記第1のトランジスタ、第3のトラ
ンジスタおよび第5のトランジスタを通して、電源から
信号線に向けて、映像信号に対応した値の電流を流した
後、第1の走査線を非アクティブにすることにより、前
記第1のトランジスタのゲート電圧を保持し、前記第1
の走査線を非アクティブした後、前記第2の走査線を第
3のトランジスタに対して非アクティブ、第4のトラン
ジスタに対してアクティブとし、第4のトランジスタを
通して、前記映像信号に対応した値の電流を前記OLE
Dに流す。
As a fourth method, in a display device in which a unit pixel is composed of a plurality of transistors and OLED elements, the first scanning line and the second scanning line are activated and the gate electrode and drain electrode of the first transistor are activated. , A conductive state is applied via the second transistor, a predetermined bias voltage is applied to the gate voltage of the fifth transistor, and the power is supplied from the power source through the first transistor, the third transistor and the fifth transistor. After flowing a current having a value corresponding to the video signal toward the signal line, the first scanning line is made inactive to hold the gate voltage of the first transistor,
After deactivating the scanning line of, the second scanning line is made inactive to the third transistor and active to the fourth transistor, and the value corresponding to the video signal is passed through the fourth transistor. Current is the OLE
Pour into D.

【0035】第5の方法として、単位画素が複数のトラ
ンジスタならびにOLED素子から成る表示装置におい
て、ソース電極が電源に接続された第1のトランジスタ
のゲート電極にソース電極またはドレイン電極の一方が
接続され、前記第1のトランジスタのドレイン電極に、
ソース電極またはドレイン電極の他方が接続された第2
のトランジスタのゲート電極に接続された第1の走査線
の電圧を、前記第2のトランジスタが非道通状態になる
ように非アクティブにした後、ソース電極またはドレイ
ン電極の一方が第1のトランジスタのドレイン電極に接
続され、ソース電極またはドレイン電極の他方が信号線
に接続され第3のトランジスタのゲート電極に接続され
た第2の走査線の電圧を、前記第3のトランジスタが非
道通状態になるように非アクティブにし、ソース電極ま
たはドレイン電極の一方が前記第1のトランジスタのド
レイン電極に接続され、ソース電極またはドレイン電極
の他方がOLED素子に接続された第4のトランジスタ
のゲート電極に接続された第3の走査線の電圧を、前記
第4のトランジスタ素子が導通状態になるようにアクテ
ィブにする。
As a fifth method, in a display device in which a unit pixel includes a plurality of transistors and an OLED element, one of a source electrode and a drain electrode is connected to a gate electrode of a first transistor whose source electrode is connected to a power source. , The drain electrode of the first transistor,
Second with the other of the source electrode or the drain electrode connected
After the voltage of the first scanning line connected to the gate electrode of the transistor is deactivated so that the second transistor is in the non-conductive state, one of the source electrode and the drain electrode is connected to the first transistor. The voltage of the second scanning line connected to the drain electrode, the other of the source electrode and the drain electrode being connected to the signal line and connected to the gate electrode of the third transistor, causes the third transistor to be in a non-conductive state. So that one of the source electrode and the drain electrode is connected to the drain electrode of the first transistor, and the other of the source electrode and the drain electrode is connected to the gate electrode of the fourth transistor connected to the OLED element. The voltage of the third scanning line is activated so that the fourth transistor element becomes conductive.

【0036】第6の方法として、単位画素が複数のトラ
ンジスタならびにOLED素子から成る表示装置におい
て、ソース電極が電源に接続された第1のトランジスタ
のゲート電極にソース電極またはドレイン電極の一方が
接続され、前記第1のトランジスタのドレイン電極に、
ソース電極またはドレイン電極の他方が接続された第2
のトランジスタのゲート電極に接続された第1の走査線
の電圧を、前記第2のトランジスタが非道通状態になる
ように非アクティブにした後、ソース電極またはドレイ
ン電極の一方が第1のトランジスタのドレイン電極に接
続され、ソース電極またはドレイン電極の他方が信号線
に接続され第3のトランジスタのゲート電極と、ソース
電極またはドレイン電極の一方が前記第1のトランジス
タのドレイン電極に接続され、ソース電極またはドレイ
ン電極の他方がOLED素子に接続された第4のトラン
ジスタのゲート電極に接続された第2の走査線の電圧
を、前記第3のトランジスタが非道通状態になり、前記
第4のトランジスタ素子が導通状態になるようにする。
As a sixth method, in a display device in which a unit pixel includes a plurality of transistors and an OLED element, one of a source electrode and a drain electrode is connected to a gate electrode of a first transistor whose source electrode is connected to a power source. , The drain electrode of the first transistor,
Second with the other of the source electrode or the drain electrode connected
After the voltage of the first scanning line connected to the gate electrode of the transistor is deactivated so that the second transistor is in the non-conductive state, one of the source electrode and the drain electrode is connected to the first transistor. A drain electrode, the other of the source electrode or the drain electrode is connected to the signal line, and the gate electrode of the third transistor, and one of the source electrode or the drain electrode is connected to the drain electrode of the first transistor, and the source electrode Alternatively, the voltage of the second scanning line connected to the gate electrode of the fourth transistor whose other drain electrode is connected to the OLED element causes the third transistor to be in a non-conductive state, and the fourth transistor element So that it becomes conductive.

【0037】第7の方法として、上記OLED素子から
成る表示装置において、ソース電極またはドレイン電極
の一方が、前記第1のトランジスタのドレイン電極に接
続され、ソース電極またはドレイン電極の他方が、前記
第2のトランジスタのソース電極またはドレイン電極の
他方、前記第3のトランジスタのソース電極またはドレ
イン電極の他方および前記第4のトランジスタのソース
電極またはドレイン電極の他方に接続された第5のトラ
ンジスタのゲート電極に所定のバイアス電圧を印加す
る。
As a seventh method, in the display device including the OLED element, one of the source electrode and the drain electrode is connected to the drain electrode of the first transistor, and the other of the source electrode and the drain electrode is connected to the first electrode. Gate electrode of the fifth transistor connected to the other of the source electrode and the drain electrode of the second transistor, the other of the source electrode and the drain electrode of the third transistor, and the other of the source electrode and the drain electrode of the fourth transistor. A predetermined bias voltage is applied to.

【0038】第8の方法として、前記所定のバイアス電
圧は、第1のトランジスタおよび第5のトランジスタ
が、共に飽和領域で動作するように設定する。
As an eighth method, the predetermined bias voltage is set so that the first transistor and the fifth transistor both operate in the saturation region.

【0039】[0039]

【発明の実施の形態】(発明の実施の形態1)図1に、
本発明の回路構成を示す。単位画素が最低4つからなる
複数のトランジスタならびにOLED素子により形成さ
れ、第1の走査線GL1をアクティブとすることによ
り、第1のトランジスタMDRのゲートとドレイン間を
短絡するように第2のトランジスタMSHが開くと共
に、第2の走査線GL2をアクティブとすることにより
第1のトランジスタMDRおよび第3のトランジスタM
WRを通して、映像信号に対応した値の電流を流し、第
1のトランジスタMDRのゲートとソース間に接続され
たコンデンサCSに、信号電流を流すように第1のトラ
ンジスタMDRのゲート電圧を記憶した後に、第1の走
査線GL1を非アクティブにし、第2のトランジスタM
SHをオフ状態にした後、第2の走査線GL2を非アク
ティブにし、第3のトランジスタMWRをオフ状態に
し、その後、第3の走査線GL3をアクティブとして、
前記電流を第4のトランジスタMCHならびにOLED
素子に流すように画素回路を構成する。
BEST MODE FOR CARRYING OUT THE INVENTION (Embodiment 1) FIG.
1 shows a circuit configuration of the present invention. A unit pixel is formed by a plurality of transistors each including at least four and an OLED element, and by activating the first scan line GL1, the second transistor is configured to short-circuit the gate and drain of the first transistor MDR. When the MSH is opened and the second scan line GL2 is activated, the first transistor MDR and the third transistor M
After a current having a value corresponding to the video signal is passed through the WR and the gate voltage of the first transistor MDR is stored in the capacitor CS connected between the gate and the source of the first transistor MDR so as to pass the signal current. , The first scanning line GL1 is made inactive, and the second transistor M
After turning SH off, the second scan line GL2 is deactivated, the third transistor MWR is turned off, and then the third scan line GL3 is activated,
The current is supplied to the fourth transistor MCH and OLED.
The pixel circuit is configured so as to flow to the element.

【0040】この回路は1画素内に4つのトランジスタ
を有しており、第1のトランジスタMDRのソースは電
源線(電圧源)に、MDRのゲートは第2のトランジス
タMSHのソースに接続されており、第2のトランジス
タMSHのゲートは第1の走査線GL1に、MSHのド
レインはMDRのドレイン、第3のトランジスタMWR
のソースおよび第4のトランジスタMCHのソースに接
続されている。また、MWRのドレインは信号線DAT
Aに、ゲートは第2の走査線GL2に接続され、MCH
のゲートは第3の走査線GL3に、ドレインはOLED
のアノード電極に接続されている。
This circuit has four transistors in one pixel. The source of the first transistor MDR is connected to the power supply line (voltage source), and the gate of the MDR is connected to the source of the second transistor MSH. Therefore, the gate of the second transistor MSH is connected to the first scan line GL1, the drain of MSH is the drain of MDR, and the third transistor MWR.
And the source of the fourth transistor MCH. The drain of the MWR is the signal line DAT.
A, the gate is connected to the second scan line GL2, MCH
Has its gate on the third scan line GL3 and its drain on OLED
Is connected to the anode electrode.

【0041】以下、その手段ならびに作用について説明
する。
The means and action will be described below.

【0042】図2に本発明の画素の駆動方法(タイミン
グチャート)、図3は、従来の画素の駆動方法(タイミ
ングチャート)、図4には、本発明の画素の各タイミン
グでの等価回路図、図5は従来の画素の第2のタイミン
グ(t1〜t2)での画素の等価回路、図6に本発明お
よび従来の画素の駆動トランジスタMDRの動作点の変
化を示す。
FIG. 2 shows a pixel driving method (timing chart) of the present invention, FIG. 3 shows a conventional pixel driving method (timing chart), and FIG. 4 shows an equivalent circuit diagram of the pixel of the present invention at each timing. 5 shows the equivalent circuit of the pixel at the second timing (t1 to t2) of the conventional pixel, and FIG. 6 shows the change of the operating point of the drive transistor MDR of the present invention and the conventional pixel.

【0043】本発明の駆動回路は3つのタイミングによ
り制御される。第一の期間は必要な電流値を記憶させる
タイミング(〜t1)である。このタイミングでMWR
ならびにMSHが開くことにより、等価回路として図3
Aとなる。ここで、MDRはゲートとドレインが接続さ
れた状態とされたダイオード接続状態になり、これによ
り、このMDRとMWRを通じて、信号線から映像信号
に対応した所定の電流ISIGが流れる。この時、MS
Hにも電流I2が流れ、MDRのゲート電圧が、I1=
ISIGを流すようなゲート電圧V1に達するまで流
れ、V1に達したら電流I2は流れなくなる。
The drive circuit of the present invention is controlled by three timings. The first period is the timing (to t1) for storing the required current value. MWR at this timing
Also, when MSH is opened, an equivalent circuit shown in FIG.
It becomes A. Here, the MDR is in a diode-connected state in which the gate and the drain are connected, so that a predetermined current ISIG corresponding to the video signal flows from the signal line through the MDR and MWR. At this time, MS
A current I2 also flows through H, and the gate voltage of MDR is I1 =
The current I2 flows until it reaches a gate voltage V1 at which ISIG flows, and when it reaches V1, the current I2 stops flowing.

【0044】第二のタイミングは、MSHと閉じるタイ
ミング(t1〜t2)である。そのときの等価回路は図
3Bとなる。これにより、電流ISIGは、MWRに流
れたまま、MDRのゲート電圧は、V1を保ったまま、
電圧源および電流源から切り離される。第3のタイミン
グ(t2〜)は、MWRを閉じ、MCHを開くタイミン
グである。そのときの等価回路は図3Cとなる。このと
き、MWRが閉じるタイミングとMCHが開くタイミン
グは同時またはMCHを開くタイミングがMWRを閉じ
るタイミングより後にする。これにより、MDRに記憶
された電流値ISIGは、MCHを介してOLEDに流
れ込む。MDRの動作点は図6のV2に移動するが、M
DRのトランジスタは、飽和領域で動作するため、切り
替え前後のMDRの電流値は基本的には変わらず、映像
信号に対応した所定の電流ISIG‘(≒ISIG)が
OLEDに流れる。
The second timing is the timing (t1 to t2) for closing the MSH. The equivalent circuit at that time is shown in FIG. 3B. As a result, the current ISIG remains flowing in the MWR, the gate voltage of the MDR is kept at V1,
Separated from voltage and current sources. The third timing (t2) is the timing to close the MWR and open the MCH. The equivalent circuit at that time is shown in FIG. 3C. At this time, the timing of closing the MWR and the timing of opening the MCH are the same or the timing of opening the MCH is later than the timing of closing the MWR. As a result, the current value ISIG stored in the MDR flows into the OLED via the MCH. The operating point of MDR moves to V2 in FIG.
Since the DR transistor operates in the saturation region, the current value of the MDR before and after switching basically does not change, and a predetermined current ISIG ′ (≈ISIG) corresponding to the video signal flows through the OLED.

【0045】一方、従来の画素では、走査線GL1とG
L2が共通であるため、MSHとMWRの走査波形は同
一になる。このとき、必ず、MSHのソース電位または
ドレイン電極の電位が、MWRのソース電位またはドレ
イン電位よりも、MDRのしきい値分(pチャネルの場
合、−Vth分)だけ低くなるので、同じゲート電圧で
動作させれば、MWRの方が、MSHよりも先に閉じて
しまう。そのときの等価回路が図5となる。そうする
と、MDRのゲート電圧は、電源に接続されている自分
自身のプログラムされた電流により電源電位に向かっ
て、MSHが完全に閉じるまでの間、再充電される。し
たがって、書き込み時に記憶された(プログラムされ
た)電流ISIGは、それにより変化し、遅延時間に依
存して、減少する。このときのMDRの動作点は図6に
示されたとおり、第2のタイミングでゲート電圧がV1
からV1‘に減衰し、第3のタイミングでV1’からV
2‘に変化し、ISIGは、ISIG“へと変化し、大
幅な電圧変化が発生する。
On the other hand, in the conventional pixel, the scanning lines GL1 and G
Since L2 is common, the scanning waveforms of MSH and MWR are the same. At this time, the source potential or the drain electrode potential of the MSH is always lower than the source potential or the drain potential of the MWR by the threshold value of the MDR (-Vth in the case of the p-channel). If it is operated in, the MWR will close before the MSH. The equivalent circuit at that time is shown in FIG. The gate voltage of the MDR is then recharged towards the power supply potential by its own programmed current connected to the power supply until the MSH is completely closed. Therefore, the stored (programmed) current ISIG at the time of writing changes accordingly, and decreases depending on the delay time. As shown in FIG. 6, the operating point of the MDR at this time is that the gate voltage is V1 at the second timing.
To V1 'from V1' to V1 at the third timing
2 ', ISIG changes to ISIG ", and a large voltage change occurs.

【0046】作製するトランジスタは、4つとも同じP
チャネル型またはNチャネル型のトランジスタであって
もよいし、違う型のトランジスタであってもよいが、本
実施の形態では、すべてPチャネルのトランジスタとし
た。また、本実施の形態では、トランジスタは、低温ポ
リシリコンの薄膜トランジスタ(TFTとも称する)を
用いた。但し、トランジスタは、低温ポリシリコンの薄
膜トランジスタに限ったものでなく、シリコンウエハ上
の単結晶トランジスタを用いても良いし、連続粒界シリ
コン(CGS)や石英基板上に作成する高温ポリシリコ
ンのトランジスタでも良い。
All four transistors are made of the same P
Although it may be a channel-type transistor, an N-channel type transistor, or a different type transistor, all P-channel transistors are used in this embodiment mode. In this embodiment mode, a low-temperature polysilicon thin film transistor (also referred to as a TFT) is used as the transistor. However, the transistor is not limited to a low temperature polysilicon thin film transistor, and a single crystal transistor on a silicon wafer may be used, or a high temperature polysilicon transistor formed on continuous grain boundary silicon (CGS) or a quartz substrate. But good.

【0047】また、トランジスタの断面構造は、本実施
の形態では、トップゲートのプレーナー型のTFTを用
いたが、ボトムゲートでも良く、また、スタガー型で
も、逆スタガー型でも良い。更に、セルフアライン方式
を用いて不純物領域(ソース、ドレイン)が形成された
ものでも、非セルフアライン方式によるものでも良く、
これらはすべてに本発明の範疇である。
In the present embodiment, the cross-sectional structure of the transistor is a top gate planar type TFT, but it may be a bottom gate type, a stagger type or an inverted stagger type. Furthermore, the impurity regions (source and drain) may be formed by using the self-aligned method, or may be formed by the non-self-aligned method.
These are all within the scope of the invention.

【0048】図7に本実施の形態の画素の平面構成を示
す。基板上には、マトリクス状に配置された画素に電圧
および電流を供給するための配線電極群が設けられる。
図7中の信号線DATAは、映像信号電流を伝えるため
の配線であり、走査線GL1〜GL3は、画素のトラン
ジスタをアクティブ/非アクティブにするための制御信
号を伝えるための配線であり、電源線は、ホール注入電
極31(画素電極、アノード)に、アノード電圧を供給
するための配線である。それぞれの配線電極は抵抗が低
い方が好ましく、その配線電極は、Al、Tiまたは窒
化チタン(TiN)、Ta、Mo,Cr,W、Cu、N
d、Zr等のいずれか1種または2種以上を含有する金
属を単層または2層以上の積層構造にして使われる。但
し、本発明においてはこの材料に限られるものではな
い。
FIG. 7 shows a planar structure of the pixel of this embodiment. A wiring electrode group for supplying a voltage and a current to the pixels arranged in a matrix is provided on the substrate.
A signal line DATA in FIG. 7 is a wiring for transmitting a video signal current, and scanning lines GL1 to GL3 are wirings for transmitting a control signal for activating / deactivating a pixel transistor, and a power source. The line is a wiring for supplying an anode voltage to the hole injecting electrode 31 (pixel electrode, anode). The resistance of each wiring electrode is preferably low, and the wiring electrode is made of Al, Ti or titanium nitride (TiN), Ta, Mo, Cr, W, Cu, N.
The metal containing any one or more of d, Zr and the like is used in a single layer or a laminated structure of two or more layers. However, the present invention is not limited to this material.

【0049】また、第1のトランジスタMDRのゲート
電圧を保持するコンデンサCSは、隣接する画素間の非
表示領域におおむね形成する。低分子のOLEDでフル
カラーパネルを作成する場合、OLED層をメタルマス
クによるマスク蒸着で形成するため、隣接する画素間の
非表示領域の幅は約10〜20μmになる。この部分は
発光に寄与しない部分となるため、保持コンデンサCS
をこの領域に形成することは、トランジスタを形成した
ガラス基板側から光を取り出す方式の場合、開口率向上
のために有効な手段となる。OLED素子の構造につい
ては、以下に、述べる。
Further, the capacitor CS holding the gate voltage of the first transistor MDR is generally formed in the non-display area between the adjacent pixels. When forming a full-color panel with a low-molecular OLED, since the OLED layer is formed by mask vapor deposition using a metal mask, the width of the non-display area between adjacent pixels is about 10 to 20 μm. Since this part does not contribute to light emission, the holding capacitor CS
In the case of a method in which light is taken out from the glass substrate side on which the transistor is formed, the formation of the film in this region is an effective means for improving the aperture ratio. The structure of the OLED element will be described below.

【0050】本実施の形態のOLED表示装置の構成例
を図8に示す。本実施の形態では、トランジスタを形成
したガラス基板側から光を取り出す方式(以下、下取出
しを称する)を用いているので、ホール注入電極31に
透明電極であるITOを用いた。
FIG. 8 shows a configuration example of the OLED display device of this embodiment. In this embodiment, since a method of extracting light from the glass substrate side on which the transistor is formed (hereinafter referred to as bottom extraction) is used, ITO that is a transparent electrode is used for the hole injection electrode 31.

【0051】まず、基板上にトランジスタのアレイを所
望の形状に形成する。そして、平坦化膜上の画素電極と
して透明電極であるITOをスパッタ法で成膜、パター
ニングする。その後、OLED層、電子注入電極等を積
層する。
First, an array of transistors is formed in a desired shape on a substrate. Then, ITO, which is a transparent electrode, is formed as a pixel electrode on the flattening film by a sputtering method and patterned. Then, an OLED layer, an electron injection electrode, etc. are laminated.

【0052】図8に示されるOLED表示装置は、ガラ
ス基板35上に、薄膜トランジスタTFTのアレイと、
絶縁層38を介して、ホール注入電極31となるITO
31と有機層22、電子注入電極32とを有するOLE
D構造体11が積層されている。基板材料としては基板
の裏面方向より光が出射される必要があることから、ガ
ラス、石英や樹脂等の透明ないし半透明材料を用いるこ
とができる。
The OLED display device shown in FIG. 8 has an array of thin film transistors TFT on a glass substrate 35.
ITO serving as the hole injecting electrode 31 via the insulating layer 38
OLE having 31 and organic layer 22 and electron injection electrode 32
The D structures 11 are stacked. As the substrate material, light needs to be emitted from the rear surface direction of the substrate, and therefore, a transparent or translucent material such as glass, quartz or resin can be used.

【0053】OLED構造体11の下地となるホール注
入電極31とTFTの配線電極とを併せた全体の厚さと
しては、特に制限はないが、通常100〜1000nm程
度とすればよい。
The total thickness of the hole injecting electrode 31, which is the base of the OLED structure 11, and the wiring electrode of the TFT is not particularly limited, but it is usually about 100 to 1000 nm.

【0054】TFTの配線電極とOLED構造体11の
有機層との間に設けられた絶縁層38は、SiO2等の
酸化ケイ素、窒化ケイ素などの無機系材料をスパッタや
真空蒸着で成膜したもの、SOG(スピン・オン・グラ
ス)で形成した酸化ケイ素層、フォトレジスト、ポリイ
ミド、アクリル樹脂などの樹脂系材料の塗膜など、絶縁
性を有するものであればいずれであってもよいが、より
厚く平らな方が良いので、有機膜の方が好ましい。ま
た、絶縁層38は、水分に弱いOLED素子11を守る
ため、吸湿性の高い有機膜は、外気に触れないような構
造にすることが好ましい。
The insulating layer 38 provided between the wiring electrode of the TFT and the organic layer of the OLED structure 11 is formed by sputtering or vacuum deposition of an inorganic material such as silicon oxide such as SiO 2 or silicon nitride. , A silicon oxide layer formed by SOG (spin on glass), a coating film of a resin material such as photoresist, polyimide, acrylic resin, or the like, as long as it has an insulating property, The organic film is preferable because it is preferable to be thick and flat. Further, since the insulating layer 38 protects the OLED element 11 which is weak against moisture, it is preferable that the organic film having high hygroscopicity has a structure that does not come into contact with the outside air.

【0055】カラー化の手法としては、本実施の形態で
は、それぞれ異なるの発光ピーク(R、G、B)を持つ
3種類の材料をメタルマスクで塗り分けることによって
実現した。また、別の方法として、例えば、白色発光の
OLED構造体と、RGBのカラーフィルタとの組み合
わせによって得る方法もあり、また、青色発光のOLE
D構造体から波長変換層により、RGBの三色を得る方
法もある。
In the present embodiment, the colorization method is realized by separately coating three kinds of materials having different emission peaks (R, G, B) with metal masks. Further, as another method, for example, there is a method of obtaining by combining a white light emitting OLED structure and an RGB color filter, and a blue light emitting OLE.
There is also a method of obtaining RGB three colors from the D structure by a wavelength conversion layer.

【0056】次に、本発明のOLED表示装置を構成す
るOLED構造体11について説明する。本発明のOL
ED構造体11は、透明電極であるホール注入電極31
と、1種以上の有機層22と、電子注入電極32とを有
する。有機層は、それぞれ少なくとも1層のホール輸送
層および発光層を有し、例えば、電子注入輸送層、発光
層、ホール輸送層、ホール注入層を順次有する。なお、
ホール輸送層はなくてもよい。本発明のOLED構造体
11の有機層は、種々の構成とすることができ、電子注
入・輸送層を省略したり、あるいは発光層と一体とした
り、ホール注入輸送層と発光層とを混合してもよい。電
子注入電極は、蒸着、スパッタ法等、好ましくは蒸着法
で成膜される仕事関数の小さい金属、化合物または合金
で構成される。
Next, the OLED structure 11 constituting the OLED display device of the present invention will be described. OL of the present invention
The ED structure 11 includes a hole injection electrode 31 that is a transparent electrode.
And one or more organic layers 22 and an electron injection electrode 32. The organic layer has at least one hole transport layer and at least one light emitting layer, for example, an electron injecting and transporting layer, a light emitting layer, a hole transporting layer, and a hole injecting layer in that order. In addition,
The hole transport layer may be omitted. The organic layer of the OLED structure 11 of the present invention can have various configurations, and the electron injection / transport layer can be omitted, or can be integrated with the light emitting layer, or the hole injection / transport layer and the light emitting layer can be mixed. May be. The electron injection electrode is made of a metal, compound or alloy having a small work function, which is preferably formed by a vapor deposition method such as a vapor deposition method or a sputtering method.

【0057】ホール注入電極31としては、ホール注入
電極31側から発光した光を取り出す構造であるため、
例えば、ITO(錫ドープ酸化インジウム)、IZO
(亜鉛ドープ酸化インジウム)、ZnO、SnO2 、I
n2O3 の透明性の材料等が挙げられるが、特にIT
O、IZOが好ましい。ホール注入電極31の厚さは、
ホール注入を十分行える一定以上の厚さを有すれば良
く、通常、10〜500nm程度とすることが好ましい。
また、これらの膜は、端部でのカソードとの短絡を防止
するため、透過率特性を損なわない範囲で、薄い方が好
ましい。実際に使用する場合には、ITO等のホール注
入電極31界面での反射による干渉効果が、光取り出し
効率や色純度を十分に満足するように、電極の膜厚や光
学定数を設定すればよい。ホール注入電極31は、蒸着
法等によっても形成できるが、スパッタ法により形成す
ることが好ましい。スパッタガスとしては、特に制限す
るものではなく、Ar、He、Ne、Kr、Xe等の不
活性ガス、あるいはこれらの混合ガスを用いればよい。
Since the hole injecting electrode 31 has a structure in which light emitted from the hole injecting electrode 31 side is extracted,
For example, ITO (tin-doped indium oxide), IZO
(Zinc-doped indium oxide), ZnO, SnO2, I
Examples include transparent materials such as n2O3, but especially IT
O and IZO are preferred. The thickness of the hole injection electrode 31 is
It suffices that it has a certain thickness or more that can sufficiently inject holes, and normally, it is preferably about 10 to 500 nm.
In addition, these films are preferably thin as far as the transmittance characteristics are not impaired in order to prevent a short circuit with the cathode at the ends. In actual use, the film thickness and optical constants of the electrodes may be set so that the interference effect due to reflection at the interface of the hole injection electrode 31 such as ITO sufficiently satisfies the light extraction efficiency and color purity. . The hole injection electrode 31 can be formed by a vapor deposition method or the like, but is preferably formed by a sputtering method. The sputtering gas is not particularly limited, and an inert gas such as Ar, He, Ne, Kr, Xe, or a mixed gas thereof may be used.

【0058】電子注入電極32は、蒸着、スパッタ法
等、好ましくは蒸着法で成膜される仕事関数の小さい金
属、化合物または合金で構成される。成膜される電子注
入電極の構成材料としては例えば、K、Li、Na、M
g、La、Ce、Ca、Sr、Ba、Al、Ag、I
n、Sn、Zn、Zr等の金属元素単体、または安定性
を向上させるためにそれらを含む2成分、3成分の合金
系を用いることが好ましい。合金系としては、例えばA
g・Mg(Ag:1〜20at%)、Al・Li(Li:
0.3〜14at%)、In・Mg(Mg:50〜80at
%)、Al・Ca(Ca:5〜20at%)等が好まし
い。
The electron injection electrode 32 is formed of a metal, compound or alloy having a small work function, which is preferably formed by vapor deposition, sputtering or the like. The constituent material of the electron injection electrode to be formed is, for example, K, Li, Na or M.
g, La, Ce, Ca, Sr, Ba, Al, Ag, I
It is preferable to use a simple metal element such as n, Sn, Zn, or Zr, or a two-component or three-component alloy system containing them in order to improve stability. As the alloy system, for example, A
g.Mg (Ag: 1 to 20 at%), Al.Li (Li:
0.3 to 14 at%), In.Mg (Mg: 50 to 80 at)
%), Al.Ca (Ca: 5 to 20 at%) and the like are preferable.

【0059】電子注入電極薄膜の厚さは、電子注入を十
分行える一定以上の厚さとすれば良く、0.1nm以上、
好ましくは1nm以上とすればよい。
The thickness of the electron injecting electrode thin film may be a certain thickness or more capable of sufficiently injecting electrons, and is 0.1 nm or more,
The thickness is preferably 1 nm or more.

【0060】ホール注入層は、ホール注入電極31から
のホールの注入を容易にする機能を有し、ホール輸送層
は、ホールを輸送する機能および電子を妨げる機能を有
し、電荷注入層、電荷輸送層とも称される。
The hole injection layer has a function of facilitating the injection of holes from the hole injection electrode 31, and the hole transport layer has a function of transporting holes and a function of blocking electrons. Also called the transport layer.

【0061】電子注入輸送層は、発光層に用いる化合物
の電子注入輸送機能がさほど高くないときなどに設けら
れ、電子注入電極からの電子の注入を容易にする機能、
電子を輸送する機能およびホールを妨げる機能を有す
る。
The electron injecting and transporting layer is provided when the electron injecting and transporting function of the compound used for the light emitting layer is not so high, and the function of facilitating the injection of electrons from the electron injecting electrode,
It has a function of transporting electrons and a function of hindering holes.

【0062】ホール注入層、ホール輸送層および電子注
入輸送層は、発光層へ注入されるホールや電子を増大・
閉じ込めさせ、再結合領域を最適化させ、発光効率を改
善する。
The hole injection layer, the hole transport layer and the electron injection transport layer increase the number of holes and electrons injected into the light emitting layer.
Confine, optimize recombination region and improve luminous efficiency.

【0063】なお、電子注入輸送層は、注入機能を持つ
層と輸送機能を持つ層とに別個に設けてもよい。
The electron injecting and transporting layer may be separately provided in the layer having the injecting function and the layer having the transporting function.

【0064】発光層の厚さ、ホール注入層とホール輸送
層とを併せた厚さおよび電子注入輸送層の厚さは特に限
定されず、形成方法によっても異なるが、通常、5〜1
00nm程度とすることが好ましい。
The thickness of the light emitting layer, the combined thickness of the hole injecting layer and the hole transporting layer, and the thickness of the electron injecting and transporting layer are not particularly limited and may vary depending on the forming method.
It is preferably about 00 nm.

【0065】ホール注入層、ホール輸送層の厚さおよび
電子注入輸送層の厚さは、再結合・発光領域の設計によ
るが、発光層の厚さと同程度もしくは1/10〜10倍
程度とすればよい。ホール注入層、ホール輸送層の厚
さ、および、電子注入層と電子輸送層とを分ける場合の
それぞれの厚さは、注入層は1nm以上、輸送層は20nm
以上とするのが好ましい。このときの注入層、輸送層の
厚さの上限は、通常、注入層で100nm程度、輸送層で
100nm程度である。このような膜厚については注入輸
送層を2層設けるときも同じである。また、組み合わせ
る発光層や電子注入輸送層やホール注入輸送層のキャリ
ア移動度やキャリア密度(イオン化ポテンシャル・電子
親和力により決まる)を考慮しながら、膜厚をコントロ
ールすることで、再結合領域・発光領域を自由に設計す
ることが可能であり、発光色の設計や、両電極の干渉効
果による発光輝度・発光スペクトルの制御や、発光の空
間分布の制御を可能にできる。
The thicknesses of the hole injecting layer, the hole transporting layer and the electron injecting and transporting layer are about the same as the thickness of the light emitting layer or about 1/10 to 10 times, depending on the design of the recombination / light emitting region. Good. The thickness of the hole injecting layer and the hole transporting layer, and the thickness of the electron injecting layer and the thickness of the electron transporting layer when the electron injecting layer and the electron injecting layer are separated are 1 nm or more and 20 nm for the transport layer.
The above is preferable. At this time, the upper limits of the thickness of the injection layer and the transport layer are usually about 100 nm in the injection layer and about 100 nm in the transport layer. Such a film thickness is the same when two injecting and transporting layers are provided. Also, by controlling the film thickness while considering the carrier mobility and carrier density (determined by the ionization potential and electron affinity) of the combined light emitting layer, electron injecting and transporting layer, and hole injecting and transporting layer, the recombination region and the light emitting region can be controlled. Can be freely designed, and it is possible to design the emission color, control the emission brightness and emission spectrum by the interference effect of both electrodes, and control the spatial distribution of emission.

【0066】本発明のOLED素子の発光層には、発光
機能を有する化合物である蛍光性物質を含有させる。こ
の蛍光性物質としては、例えば、特開昭63−2646
92号公報等に開示されているようなトリス(8−キノ
リノラト)アルミニウム〔Alq3〕等の金属錯体色
素、特開平6−110569号公報(フェニルアントラ
セン誘導体)、同6−114456号公報(テトラアリ
ールエテン誘導体)、特開平6−100857号公報、
同特開平2−247278号公報等に開示されているよ
うな青緑色発光材料が挙げられる。
The light emitting layer of the OLED element of the present invention contains a fluorescent substance which is a compound having a light emitting function. Examples of the fluorescent substance include, for example, JP-A-63-2646.
No. 92, etc., metal complex dyes such as tris (8-quinolinolato) aluminum [Alq3], JP-A-6-110569 (phenylanthracene derivative), and JP-A-6-114456 (tetraarylethene). Derivative), JP-A-6-100857,
A blue-green light emitting material such as that disclosed in JP-A-2-247278 can be used.

【0067】また、ホール注入層・ホール輸送層には、
例えば、特開昭63−295695号公報、特開平2−
191694号公報、特開平3−792号公報、特開平
5−234681号公報、特開平5−239455号公
報、特開平5−299174号公報、特開平7−126
225号公報、特開平7−126226号公報、特開平
8−100172号公報、EP0650955A1等に
記載されている各種有機化合物を用いることができる。
ホール注入輸送層、発光層および電子注入輸送層の形成
には、均質な薄膜が形成できることから真空蒸着法を用
いることが好ましい。
Further, the hole injection layer / hole transport layer includes
For example, JP-A-63-295695 and JP-A-2-
No. 191694, No. 3-792, No. 5-234681, No. 5-239455, No. 5-299174, and No. 7-126.
Various organic compounds described in JP-A No. 225, JP-A-7-126226, JP-A-8-100172, EP0650955A1 and the like can be used.
For forming the hole injecting and transporting layer, the light emitting layer and the electron injecting and transporting layer, it is preferable to use the vacuum deposition method because a uniform thin film can be formed.

【0068】さらに、OLED層に、水分が入らないよ
うに封止材40で封止する。本実施の形態では、メタル
薄膜と、有機膜の積層構造を用いるが、シール材を用い
てガラスを張り合わせる方法を用いても良い。
Further, the OLED layer is sealed with a sealing material 40 so that moisture does not enter. Although a stacked structure of a metal thin film and an organic film is used in this embodiment mode, a method of attaching glass with a sealant may be used.

【0069】このようにして作製したOLED表示装置
に直流電圧を印加し、10mA/cm2の一定電流密度で連続
駆動させた。OLED構造体は、5.0V 、100cd/c
m2、色座標がx=0.30,y=0.33の白色の発光
が確認できた。青色発光部は、輝度100cd/cm2 で、
色座標がx=0.129,y=0.105、緑色発光部
は、輝度200cd/cm2 で、色座標がx=0.340,
y=0.625、赤色発光部は、輝度125cd/cm2
で、色座標がx=0.649,y=0.338の発光色
が得られた。
A direct current voltage was applied to the OLED display device thus manufactured, and it was continuously driven at a constant current density of 10 mA / cm 2. The OLED structure is 5.0 V, 100 cd / c
White light emission with m2, color coordinates x = 0.30, y = 0.33 was confirmed. The blue light emitting part has a brightness of 100 cd / cm2,
The color coordinate is x = 0.129, y = 0.105, the green light emitting portion has a brightness of 200 cd / cm 2, and the color coordinate is x = 0.340.
y = 0.625, the brightness of the red light emitting portion is 125 cd / cm2
Thus, an emission color having color coordinates of x = 0.649 and y = 0.338 was obtained.

【0070】以下に本実施の形態の効果を示す。図9
は、走査波形(ゲート波形)の遅延時間に対するOLE
D電流IOLEDの変化を示す。図9Aは、トランジス
タのしきい値VTHにばらつきが無い場合と、MSHの
しきい値が−0.1V低い場合のOLED電流IOLE
Dのゲート波形遅延時間依存性を、図9Bは、トランジ
スタのしきい値VTHにばらつきが無い場合と、MSH
のしきい値が−0.1V低い場合のOLED電流IOL
EDの変化量(%)を示す。図9に示されるように、従
来の画素では、ゲート波形の遅延時間に依存し、OLE
D電流が大幅に変化するので、遅延量のばらつきによる
横スジが発生するが、本発明の場合は、遅延時間にほと
んど依存しないため、横スジの発生は、全く無くなっ
た。
The effects of this embodiment will be shown below. Figure 9
Is the OLE for the delay time of the scanning waveform (gate waveform)
The change of D current IOLED is shown. FIG. 9A shows the OLED current IOLE when there is no variation in the threshold voltage VTH of the transistor and when the threshold value of MSH is lower by −0.1V.
FIG. 9B shows the dependence of D on the gate waveform delay time in the case where there is no variation in the threshold value VTH of the transistor,
OLED current IOL when the threshold of -0.1V is lower
The amount of change in ED (%) is shown. As shown in FIG. 9, in the conventional pixel, OLE depends on the delay time of the gate waveform.
Since the D current changes significantly, horizontal stripes are generated due to variations in the delay amount. In the present invention, however, the horizontal stripes are completely absent because it hardly depends on the delay time.

【0071】また、図10に4つの各トランジスタ素子
のしきい値が変化したときのOLED電流の変化を示
す。図10A、Bは従来の画素で、AはISIG=1μ
Aの場合、BはISIG=0.01μAの場合、図10
C、Dは本発明の画素で、CはISIG=1μAの場
合、DはISIG=0.01μAの場合を示す。図10
A、Bに示されるように、従来の画素では、MSHとM
WRのしきい値の変化があると激しく、OLED電流が
変化するが、図10C、Dに示されるように、本発明の
場合、それらが変化しても、OLED電流はほとんど変
化せず、安定である。
FIG. 10 shows changes in the OLED current when the threshold values of the four transistor elements change. 10A and 10B are conventional pixels, and A is ISIG = 1 μ.
In the case of A, the case of B is ISIG = 0.01 μA, and FIG.
C and D are pixels of the present invention, C shows the case of ISIG = 1 μA, and D shows the case of ISIG = 0.01 μA. Figure 10
As shown in A and B, in the conventional pixel, MSH and M
Although the OLED current changes drastically when the threshold value of WR changes, as shown in FIGS. 10C and 10D, in the case of the present invention, even if they change, the OLED current hardly changes and is stable. Is.

【0072】これにより、各トランジスタのしきい値電
圧のバラツキマージンは、例えば電流ばらつきが±2%
まで許容する条件では、従来の画素は、±0.1Vであ
るが、本実施の形態では、±0.8Vとなり、大幅に拡
大させることができた。また、従来の画素では、MSH
とMWRが律則していたのに対し、本発明の画素は、電
流プログラム方式本来の駆動トランジスタMDRのしき
い値ばらつきに律則される形になり、極めて広いしきい
値バラツキマージンを有することができた。
As a result, the variation margin of the threshold voltage of each transistor is, for example, a current variation of ± 2%.
Under the conditions that allow up to, the conventional pixel has a voltage of ± 0.1 V, but in the present embodiment, it has a voltage of ± 0.8 V, which can be greatly expanded. In the conventional pixel, the MSH
However, the pixel of the present invention is in the form of being regulated by the threshold variation of the drive transistor MDR originally used in the current programming method, and has an extremely wide threshold variation margin. I was able to.

【0073】以上のように、本実施の形態では、走査波
形の遅延があり、その遅延量がばらついている状態や、
電流書き込み用スイッチトランジスタMWRやサンプル
ホールド用トランジスタMSHのしきい値が隣接画素間
でばらついている状態でも、画素のOLEDに流れる電
流はばらつきがないため、遅延量のバラツキやしきい値
バラツキに対して高いマージンを持ち、スジやザラツキ
の無い良好な表示性能を有し、また、信号電流に対する
OLED電流のリニアリティの高く、その結果、歩留り
が高く、生産性の良い、大型、高精細OLED表示パネ
ルを得ることができる。 (発明の実施の形態2)本実施の形態は、以下を除き、
実施の形態1と同一の構成である。
As described above, in the present embodiment, there is a delay in the scanning waveform and the amount of delay varies,
Even when the thresholds of the current writing switch transistor MWR and the sample and hold transistor MSH vary among the adjacent pixels, the current flowing through the OLED of the pixel does not vary, so that delay amount variation and threshold value variation can be prevented. Large sized OLED display panel with high margin, high display performance without streaks and roughness, and high linearity of OLED current with respect to signal current, resulting in high yield and high productivity. Can be obtained. (Embodiment 2) The present embodiment is different from the following except that
It has the same configuration as that of the first embodiment.

【0074】本実施の形態では、図11に示すようにM
DRにカスケードトランジスタMCSを接続する。実施
の形態1で、MDRの動作点が、V1からV2に移る
際、理想的なトランジスタの飽和領域特性であれば問題
ないが、図12に示すように、アーリー効果またはゲー
ト長変調、更にはキンク効果というものにより、ISI
Gをドレイン電圧に従い、ISIG‘へと上昇させる。
これにより、MDRのしきい値のバラツキΔVthがあ
ると、それがOLED電流IOLEDのバラツキとなっ
て表れる。したがって、MWRとMCHの切り替え前後
で、電流ISIGを安定させるには、これらの作用を低
減させなければならない。
In the present embodiment, as shown in FIG.
The cascade transistor MCS is connected to DR. In the first embodiment, when the operating point of the MDR shifts from V1 to V2, there is no problem if it is an ideal transistor saturation region characteristic. However, as shown in FIG. 12, the Early effect or gate length modulation, and further, Due to the kink effect, ISI
G is increased to ISIG 'according to the drain voltage.
As a result, if there is a variation ΔVth in the threshold value of the MDR, it appears as a variation in the OLED current IOLED. Therefore, in order to stabilize the current ISIG before and after switching between MWR and MCH, these effects must be reduced.

【0075】そのために少なくとも5個のトランジスタ
を構成し、トランジスタMCSを図11に示すようにM
DRにカスケード接続し、バイアス電圧を適切にするこ
とにより、図12ような特性になり、電流ISIGの動
作点による変化は、極めて小さくなる。このとき、バイ
アス電圧の適切な範囲とは、MDRとMCSが共に、飽
和領域で動作する条件のことを言う。
Therefore, at least five transistors are formed, and the transistor MCS is set to M as shown in FIG.
By making a cascade connection to DR and setting an appropriate bias voltage, the characteristic becomes as shown in FIG. 12, and the change of the current ISIG depending on the operating point becomes extremely small. At this time, the appropriate range of the bias voltage refers to the condition that both MDR and MCS operate in the saturation region.

【0076】本実施の形態では、実施の形態1の効果に
加え、MDRのしきい値バラツキのマージンが±0.8
Vから±2Vへと大幅に向上させることができた。 (発明の実施の形態3)本実施の形態は、以下を除き、
実施の形態1と同一の構成である。
In the present embodiment, in addition to the effects of the first embodiment, the margin of MDR threshold variation is ± 0.8.
It was possible to greatly improve from V to ± 2V. (Embodiment 3 of the Invention) The present embodiment is different from the following except that
It has the same configuration as that of the first embodiment.

【0077】本実施の形態では、第3のトランジスタと
第4のトランジスタの導電型を異なったものとすること
により、第2と第3の走査線を共通とした。本実施の形
態の画素回路の構成を図13に示す。本実施の形態で
は、第3のトランジスタMWRをnチャンネル(電子伝
導型とも称する)のトランジスタ、第4のトランジスタ
MCHをpチャンネル(正孔伝導型とも称する)のトラ
ンジスタとした。これにより、MWRとMCHが共通の
トランジスタに接続されていても、一方がON状態の時
は、他方がOFF状態になるので、本発明の電流の切り
替え方法を損なうことが無い。
In the present embodiment, the second and third scanning lines are made common by making the conductivity types of the third transistor and the fourth transistor different. The structure of the pixel circuit of this embodiment is shown in FIG. In this embodiment mode, the third transistor MWR is an n-channel (also referred to as an electron conduction type) transistor, and the fourth transistor MCH is a p-channel (also referred to as a hole conduction type) transistor. As a result, even if MWR and MCH are connected to a common transistor, when one is in the ON state, the other is in the OFF state, so the current switching method of the present invention is not impaired.

【0078】本実施の形態では、実施の形態1の効果に
加え、走査線数を削減することにより、駆動回路の簡略
化による歩留向上、ならびに画素の開口率を向上させる
ことが出来る。 (発明の実施の形態4)本実施の形態は、以下を除き、
実施の形態1および実施の形態3と同一の構成である。
In this embodiment, in addition to the effect of the first embodiment, by reducing the number of scanning lines, the yield can be improved by simplifying the driving circuit and the aperture ratio of the pixel can be improved. (Embodiment 4) The present embodiment is different from the following except that
It has the same configuration as in the first and third embodiments.

【0079】本実施の形態では、実施の形態3の構成に
加え、基本的な動作タイミングとしては、実施の形態1
と同様に、第2のタイミングから第3のタイミングに移
る際に、電流の流れる経路に分岐があると、MDRのド
レイン電流が増加し、映像信号に対応した電流値を流す
ように、MDRのゲート電圧に記憶できない。本実施の
形態では、実施の形態3のように、MWRとMCHを異
なった導電形にした場合、お互いのしきい値を制御する
ことによって走査線の切り替わりのタイミングで必ずM
WRがオフした後にMCHがオンするようにした。具体
的には、第3のトランジスタMSH(nチャンネル)の
しきい値を2±2V、第4のトランジスタMWR(pチ
ャンネル)のしきい値を−2±2Vとした。これによ
り、同一の走査電圧波形を加えたとしても、2つのトラ
ンジスタが同時にON状態になること無く、本発明の電
流の切り替え方法を損なうことが無い。
In this embodiment, in addition to the configuration of the third embodiment, the basic operation timing is that of the first embodiment.
Similarly, at the time of shifting from the second timing to the third timing, if there is a branch in the path through which the current flows, the drain current of the MDR increases, so that the current value corresponding to the video signal is flowed. Can't remember the gate voltage. In the present embodiment, when MWR and MCH are made to have different conductivity types as in the third embodiment, the threshold values are controlled so that the M lines are always switched at the timing of switching the scanning lines.
MCH is turned on after WR is turned off. Specifically, the threshold value of the third transistor MSH (n channel) is set to 2 ± 2V, and the threshold value of the fourth transistor MWR (p channel) is set to −2 ± 2V. As a result, even if the same scanning voltage waveform is applied, the two transistors are not turned on at the same time, and the current switching method of the present invention is not impaired.

【0080】本実施の形態では、実施の形態3と同様
に、走査線数を削減することにより、駆動回路の簡略化
による歩留向上、ならびに画素の開口率を向上させるこ
とが出来る。 (発明の実施の形態5)本実施の形態は、以下を除き、
実施の形態1と同一の構成である。
In the present embodiment, as in the third embodiment, by reducing the number of scanning lines, it is possible to improve the yield by simplifying the driving circuit and the aperture ratio of pixels. (Fifth Embodiment of the Invention) In the present embodiment, except for the following,
It has the same configuration as that of the first embodiment.

【0081】本実施の形態では、MDRがpチャンネル
型ポリシリコン薄膜トランジスタに構成されている。こ
れにより、nチャンネル型ポリシリコンを用いる場合よ
りも、図6に示すキンク効果が低減できる。
In this embodiment, the MDR is composed of a p-channel type polysilicon thin film transistor. As a result, the kink effect shown in FIG. 6 can be reduced as compared with the case of using n-channel type polysilicon.

【0082】これにより、nチャンネル型ポリシリコン
の場合、MDRのしきい値バラツキのマージンが±0.
3V程度であったがpチャンネル型ポリシリコン薄膜ト
ランジスタの場合、±0.8Vへと大幅に向上させるこ
とができた。 (発明の実施の形態6)本実施の形態は、以下を除き、
実施の形態1と同一の構成である。
As a result, in the case of n-channel polysilicon, the margin of MDR threshold variation is ± 0.
Although it was about 3V, in the case of a p-channel type polysilicon thin film transistor, it was able to be greatly improved to ± 0.8V. (Embodiment 6 of the Invention)
It has the same configuration as that of the first embodiment.

【0083】本実施の形態では、アクティブマトリック
スを構成するトランジスタがpチャンネル型ポリシリコ
ン薄膜トランジスタに構成されており、MSHがデュア
ルゲート以上であるマルチゲート構造にした。MSH
は、MDRのゲート電圧の電圧保持用スイッチとして作
用するため、できるだけON/OFF比の高い特性が要
求される。図14に各種ゲート構造におけるリーク電流
値を示す。これより、ゲートの構造をデュアルゲート構
造以上のマルチゲート構造が必要であることが解る。
In this embodiment, the transistors forming the active matrix are p-channel type polysilicon thin film transistors, and the MSH has a multi-gate structure in which the gates are dual gates or more. MSH
Operates as a voltage holding switch for the gate voltage of the MDR, and therefore requires a characteristic with a high ON / OFF ratio as much as possible. FIG. 14 shows leak current values in various gate structures. From this, it is understood that the gate structure needs a multi-gate structure which is more than the dual gate structure.

【0084】これにより、本実施の形態では、実施の形
態1の効果に加え、保持コンデンサCSの占有面積を減
らすことができ、開口率を5ポイント改善させることが
できた。 (発明の実施の形態7)本実施の形態は、以下を除き、
実施の形態1と同一の構成である。
As a result, in this embodiment, in addition to the effects of the first embodiment, the area occupied by the holding capacitor CS can be reduced and the aperture ratio can be improved by 5 points. (Seventh Embodiment of the Invention) The present embodiment is different from the following except that
It has the same configuration as that of the first embodiment.

【0085】本実施の形態では、アクティブマトリック
スを構成するトランジスタがポリシリコン薄膜トランジ
スタに構成されており、アクティブマトリックスOLE
D表示装置の垂直走査回路および信号線に電流書き込み
前に所定の電圧に設定するプリチャージ回路を、画素を
構成するトランジスタを作成すると同時に、基板上に一
体形成した。
In the present embodiment, the transistors forming the active matrix are formed of polysilicon thin film transistors, and the active matrix OLE is used.
A vertical scanning circuit of the D display device and a precharge circuit for setting a predetermined voltage to a signal line before writing a current were integrally formed on a substrate at the same time as forming transistors forming pixels.

【0086】図15にアクティブマトリックスOLED
表示装置の全体の外観図を示す。本発明は、単位画素内
に少なくとも4つ以上のトランジスタが必要である。従
ってこれらを構成するトランジスタの材料としては、移
動度の高いポリシリコンをアクティブ素子の材料として
用いるのが適している。従って本パネルを駆動する周辺
回路も合わせて、一体形成することが可能となる。ま
た、本実施の形態としては、垂直走査回路とプリチャー
ジ回路を内蔵したが、内蔵する回路としては、信号側回
路の内蔵も、単結晶トランジスタを使う場合は、容易に
できる。これらは、トランジスタの性能を加味して、内
蔵する回路の種類を決定すればよい本実施の形態では、
実施の形態1の効果に加え、周辺回路を内蔵することに
より、外部回路との接続点数を削減することができ、機
械的な信頼性が上がると共に、周辺の額縁領域をコンパ
クトにすることができ、また、パネル全体を軽量化する
ことができた。 (発明の実施の形態8)本実施の形態は、以下を除き、
実施の形態1および実施の形態7と同一の構成である。
FIG. 15 shows an active matrix OLED.
The external view of the whole display apparatus is shown. The present invention requires at least four or more transistors in a unit pixel. Therefore, it is suitable to use polysilicon having high mobility as the material of the active element as the material of the transistors constituting them. Therefore, it is possible to integrally form the peripheral circuits that drive the panel. Further, in the present embodiment, the vertical scanning circuit and the precharge circuit are built in, but as a built-in circuit, a signal side circuit can be easily built in when a single crystal transistor is used. In these embodiments, the type of circuit to be incorporated may be determined in consideration of transistor performance.
In addition to the effect of the first embodiment, by incorporating the peripheral circuit, the number of connection points with the external circuit can be reduced, the mechanical reliability is improved, and the peripheral frame area can be made compact. Also, the weight of the entire panel could be reduced. (Embodiment 8) The present embodiment is different from the following except that
The configuration is the same as in the first and seventh embodiments.

【0087】本実施の形態では、実施の形態3の垂直走
査回路を、シフトレジスタの1つの出力から3つの異な
るパルス幅と位相を有する走査波形を発生させる回路と
して、ポリシリコンを用いてガラス基板上に形成した。
図16から図18に本実施の形態の垂直走査回路の回路
図を示す。一つのシフトレジスタの出力INBを3つの
NOR回路の一方に入力し、他方に3本の制御線OEV
A、OEVB、OEVCで制御することにより、実施の
形態1の図2に示すような、異なるパルス幅と位相をも
つ3仕様の垂直走査波形φ1からφ3を発生することが
できる。
In the present embodiment, the vertical scanning circuit of the third embodiment is used as a circuit for generating scanning waveforms having three different pulse widths and phases from one output of the shift register, and a glass substrate using polysilicon. Formed on.
16 to 18 are circuit diagrams of the vertical scanning circuit according to the present embodiment. The output INB of one shift register is input to one of the three NOR circuits, and the other three control lines OEV are input.
By controlling with A, OEVB, and OEVC, it is possible to generate vertical scanning waveforms φ1 to φ3 of three specifications having different pulse widths and phases as shown in FIG. 2 of the first embodiment.

【0088】本実施の形態では、実施の形態1および実
施の形態7の効果に加え、シフトレジスタをそれぞれ独
立に、3段構成する場合に比べ、極めて少ない回路構成
で、3つの異なるパルス幅と位相を有する走査波形を発
生することができ、周辺の狭額縁化が達成できる。 (発明の実施の形態9)本実施の形態は、以下を除き、
実施の形態1および実施の形態7と同一の構成である。
In addition to the effects of the first and seventh embodiments, the present embodiment has an extremely small circuit configuration and three different pulse widths as compared with the case where the shift registers are independently configured in three stages. It is possible to generate a scanning waveform having a phase, and it is possible to achieve narrowing of the peripheral picture frame. (Ninth Embodiment of the Invention) The present embodiment is different from the following except that
The configuration is the same as in the first and seventh embodiments.

【0089】本実施の形態では、実施の形態1の画素の
トランジスタを形成すると同時に、垂直走査期間の一部
の期間において、映像信号に対応した電流を遮断し、信
号線を一定の電位にするための充電回路(以下、プリチ
ャージ回路と称する)を、ポリシリコンを用いてガラス
基板上に形成した。図19に本実施の形態のプリチャー
ジの回路図を示す。
In this embodiment, the transistor of the pixel of Embodiment 1 is formed, and at the same time, the current corresponding to the video signal is cut off and the signal line is set to a constant potential in a part of the vertical scanning period. A charging circuit (hereinafter, referred to as a precharge circuit) for forming was formed on the glass substrate using polysilicon. FIG. 19 shows a circuit diagram of the precharge of this embodiment.

【0090】これにより、本実施の形態では、実施の形
態1および実施の形態7の効果に加え、電流書き込み方
式の本実施の形態の画素回路で問題となる黒レベルの浮
きまたはお引きを改善でき、コントラスト比の向上が図
れた。 (発明の実施の形態10)本実施の形態は、以下を除
き、実施の形態1と同一の構成である。
As a result, in this embodiment, in addition to the effects of the first and seventh embodiments, the floating or pulling of the black level, which is a problem in the pixel circuit of the present embodiment of the current writing method, is improved. It was possible to improve the contrast ratio. (Embodiment 10 of the Invention) The present embodiment has the same configuration as that of Embodiment 1 except for the following.

【0091】本実施の形態では、輝度(電流量)の変動
量が2%以内にする。図20に横軸輝度、縦軸に輝度
(Bcd/m2)の変動量(ΔI・I)を示す。輝度が1cd/m2
から1000cd/m2までの輝度領域においては、変動量
が2%以上あれば人間は変動した境界線を認識する。し
たがって、輝度(電流量)の変動量が2%以内であるこ
とが必要である。
In the present embodiment, the variation amount of luminance (current amount) is set within 2%. FIG. 20 shows the luminance on the horizontal axis and the variation amount (ΔI · I) of the luminance (Bcd / m 2 ) on the vertical axis. Brightness is 1 cd / m 2
In the luminance region from 1 to 1000 cd / m 2 , if the variation amount is 2% or more, the human recognizes the varied boundary line. Therefore, it is necessary that the variation amount of the brightness (current amount) is within 2%.

【0092】本発明のOLED表示装置では、隣り合う
画素のMDRのしきいち電圧の差が±0.8V以上ある
とザラツキの元となる中間輝点となることが判った。従
って、輝度の変動を2%以内に抑えるためには隣り合う
画素のMDRのしきいち電圧の差が±0.8V以下とす
ることにより、隣接画素の輝度バラツキを認知限以下に
出来る。
In the OLED display device of the present invention, it has been found that when the difference between the threshold voltages of the MDRs of the adjacent pixels is ± 0.8 V or more, it becomes an intermediate bright point which causes roughness. Therefore, in order to suppress the fluctuation of the brightness within 2%, the difference in the threshold voltages of the MDRs of the adjacent pixels is set to ± 0.8 V or less, so that the brightness variation of the adjacent pixels can be set to the recognition limit or less.

【0093】また、第1のトランジスタの飽和領域にお
ける電流値Idsが下式 Ids=k×(Vgs−Vth)2(1+Vds*λ) であらわされる場合、隣接する画素間において、たとえ
閾値の変動が存在しない場合でも上記式のλに変動があ
れば、OLEDを流れる電流値が変動する。横軸λ、縦
軸にλの変動による電流値をシミュレーションした結果
を図21に示す。変動を±2%以内に抑えるためには、
λを0.05以下に抑えなければならない。
When the current value Ids in the saturation region of the first transistor is represented by the following expression Ids = k × (Vgs-Vth) 2 (1 + Vds * λ), even if the threshold value varies between the adjacent pixels. Even if it does not exist, if the value of λ in the above equation varies, the current value flowing through the OLED varies. FIG. 21 shows the results of simulating the current value due to the variation of λ on the horizontal axis λ and the vertical axis. To keep the fluctuation within ± 2%,
λ must be kept below 0.05.

【0094】さらに、チャンネル長を15μm以上とす
ることでチャンネルに含まれる結晶の粒界が増えること
によって電界が緩和されキンク効果が低く抑えられ、λ
の値を0.05以下に抑えることが可能であることが解
った。これはLを長くした場合、ドレイン電圧による実
効チャンネル長の変動の割合が減少するためである。図
22にそのシミュレーション結果を示す。
Furthermore, by setting the channel length to 15 μm or more, the grain boundaries of the crystals contained in the channel increase, the electric field is relaxed, and the kink effect is suppressed to a low level.
It has been found that the value of can be suppressed to 0.05 or less. This is because when L is lengthened, the rate of fluctuation of the effective channel length due to the drain voltage decreases. FIG. 22 shows the simulation result.

【0095】さらに、保持用コンデンサCs、第3のト
ランジスタMSHのオフ電流の最小値Ioffとした場
合次式 Cs/Ioff>0.2(F/A) を満たすようになる。図23に横軸にMSHのオフ電
流、縦軸にOLEDを流れる電流値のシミュレーション
結果を示す。MSHのオフ電流を5pA以下とすること
により、OLEDを流れる電流値の変化を2%以下に抑
えることが可能であることが解る。これはリーク電流が
増加すると、電圧非書き込み状態においてMDRのゲー
トーソース間(コンデンサの両端)に貯えられた電荷を
1フィールド間保持できないためである。従って保持用
コンデンサCsが大きければオフ電流の許容量も大きく
なる。我々は前記式を満たすことによって隣接画素間の
電流値の変動を2%以下に抑えることが出来ることを見
出した。
Further, when the holding capacitor Cs and the off-current minimum value Ioff of the third transistor MSH are set to Ioff, the following equation Cs / Ioff> 0.2 (F / A) is satisfied. In FIG. 23, the horizontal axis shows the off current of MSH and the vertical axis shows the simulation result of the current value flowing through the OLED. It is understood that the change in the current value flowing through the OLED can be suppressed to 2% or less by setting the off current of the MSH to 5 pA or less. This is because when the leak current increases, the charge stored between the gate and source of the MDR (both ends of the capacitor) cannot be retained for one field in the voltage non-writing state. Therefore, the larger the holding capacitor Cs, the larger the allowable amount of off-current. We have found that the variation of the current value between adjacent pixels can be suppressed to 2% or less by satisfying the above expression.

【0096】さらに、MSHのチャンネル幅(W)×チ
ャンネル長(L)を50μm2以下、保持用コンデンサ
CSを0.5pF以上とする。前述の駆動方法におい
て、M1のトランジスタのソースーゲート間の電圧は、
MSHがオンからオフ状態に変化する際に、MSHの寄
生容量により変動を受ける。MSHがオンからオフにな
る場合に、これによる電圧の変動量ΔVoffは次式で
表される。 ΔVoff=Con/(Cs+Con)×(Von−V
th)+Coff/(Cs+Coff)×(Vth−V
off) ここでConならびにVoffはMSHのオンならびに
オフ状態でのトランジスタの容量、VthはMSHの閾
値電圧、Csは蓄積容量の値である。従ってΔVoff
は閾値電圧のバラツキの影響を受ける。この影響を小さ
くするためには、MSHのサイズを小さくしてΔVof
fの値を小さくする必要が有る。
Further, the channel width (W) × channel length (L) of MSH is 50 μm 2 or less, and the holding capacitor CS is 0.5 pF or more. In the driving method described above, the voltage between the source and gate of the transistor of M1 is
When the MSH changes from the on-state to the off-state, it is affected by the parasitic capacitance of the MSH. When the MSH changes from on to off, the voltage variation ΔVoff due to this is expressed by the following equation. ΔVoff = Con / (Cs + Con) × (Von−V
th) + Coff / (Cs + Coff) × (Vth−V
off) Here, Con and Voff are the capacitances of the transistors in the ON and OFF states of MSH, Vth is the threshold voltage of MSH, and Cs is the value of the storage capacitance. Therefore ΔVoff
Are affected by variations in threshold voltage. In order to reduce this effect, the size of MSH should be reduced and ΔVof
It is necessary to reduce the value of f.

【0097】隣接画素間の電流値の変動を2%以下に抑
えるには、MSHのL*Wを50μm2以下またはCS
を0.5pF以上としなければならないことが判った。 (発明の実施の形態11)本実施の形態は、以下を除
き、実施の形態1と同一の構成である。
In order to suppress the fluctuation of the current value between adjacent pixels to 2% or less, L * W of MSH is 50 μm 2 or less or CS
Was found to be 0.5 pF or more. (Eleventh Embodiment of the Invention) The present embodiment has the same configuration as that of the first embodiment except for the following.

【0098】本実施の形態では、本発明のアクティブマ
トリックス型OLED表示装置を携帯端末用のディスプ
レイに用いた。
In the present embodiment, the active matrix type OLED display device of the present invention is used as a display for a mobile terminal.

【0099】これにより、コンパクトかつ表示品質の良
好なディスプレイを実現できる。この性質は、携帯端末
用ディスプレイに求められる性能に一致する。 (発明の実施の形態12)本実施の形態は、以下を除
き、実施の形態1と同一の構成である。
As a result, a compact display having good display quality can be realized. This property matches the performance required for a display for mobile terminals. (Embodiment 12) This embodiment has the same configuration as that of Embodiment 1 except for the following.

【0100】本実施の形態では、本発明のアクティブマ
トリックス型OLED表示装置を大型高精細のディスプ
レイに用いた。本発明のOLED素子をもちいること
で、波形遅延の大きい大型高精細のディスプレイにおい
ても、表示品質の良好なディスプレイを実現できる。 (発明の実施の形態13)本実施の形態は、以下を除
き、実施の形態1と同一の構成である。
In this embodiment, the active matrix type OLED display device of the present invention is used for a large-sized high-definition display. By using the OLED element of the present invention, it is possible to realize a display having good display quality even in a large-sized and high-definition display having a large waveform delay. (Thirteenth Embodiment of the Invention) The present embodiment has the same configuration as that of the first embodiment except for the following.

【0101】本実施の形態では、まず、基板上にTFT
のアレイを所望の形状に形成する。そして、平坦化膜上
の画素電極として不透明な電極であるAgをスパッタ法
で成膜、パターニングする。その後、OLED層、電子
注入電極等を積層する。本発明のOLED表示装置の構
成例を図24に示す。図24に示されるOLED表示装
置は、ガラス基板11上に、薄膜トランジスタTFTの
アレイと、絶縁層38を介してホール注入電極31とな
る金属膜33と有機層22、電子注入電極となるMgA
g34とを有するOLED構造体が積層されている。図
24に示すように、OLED素子のトランジスタ側と反
対側から光を取り出す方式(以下、上取出しを称する)
の場合、ホール注入電極31は、金属等の反射率が高い
ものの方が、発光効率が向上される。
In this embodiment, first, the TFT is formed on the substrate.
To form a desired shape. Then, Ag, which is an opaque electrode as a pixel electrode on the flattening film, is formed by a sputtering method and patterned. Then, an OLED layer, an electron injection electrode, etc. are laminated. FIG. 24 shows a configuration example of the OLED display device of the present invention. The OLED display device shown in FIG. 24 has an array of thin film transistors TFT, a metal film 33 serving as a hole injecting electrode 31 and an organic layer 22, and an MgA serving as an electron injecting electrode on the glass substrate 11 via an insulating layer 38.
OLED structure having g34 is stacked. As shown in FIG. 24, a method of extracting light from the side opposite to the transistor side of the OLED element (hereinafter referred to as top extraction)
In this case, the hole injection electrode 31 having a higher reflectance of metal or the like has a higher luminous efficiency.

【0102】基板材料としては基板の表面方向より光が
出射されるから、ガラス、石英や樹脂等の透明ないし半
透明材料に加えてステンレスなどの非透過材料を用いる
こともできる。また、OLED層に、水分が入らないよ
うに封止材40は、取り出し側を透明にする必要がある
ので、有機膜のみの積層構造を用いた。
As the substrate material, since light is emitted from the surface direction of the substrate, a non-transmissive material such as stainless steel can be used in addition to a transparent or translucent material such as glass, quartz or resin. In addition, the encapsulating material 40 needs to be transparent on the take-out side so that moisture does not enter the OLED layer, so a laminated structure including only the organic film is used.

【0103】本実施の形態では実施の形態1と比較し
て、発光層材料の条件等は基本的には同じである。
In this embodiment, the conditions for the material of the light emitting layer are basically the same as those in the first embodiment.

【0104】このようにして作製したOLED表示装置
に直流電圧を印加し、10mA/cm2の一定電流密度で連続
駆動させた。OLED構造体は、5.0V 、150cd/c
m2、色座標がx=0.30,y=0.33の白色の発光
が確認できた。青色発光部は、輝度150cd/cm2 で、
色座標がx=0.129,y=0.105、緑色発光部
は、輝度300cd/cm2 で、色座標がx=0.340,
y=0.625、赤色発光部は、輝度200cd/cm2
で、色座標がx=0.649,y=0.338の発光色
が得られ、実施の形態1と比較して、光取り出し効率が
1.5倍向上した。
A direct current voltage was applied to the OLED display device thus manufactured, and it was continuously driven at a constant current density of 10 mA / cm 2. The OLED structure is 5.0 V, 150 cd / c
White light emission with m2, color coordinates x = 0.30, y = 0.33 was confirmed. The blue light emitting part has a brightness of 150 cd / cm2,
The color coordinates are x = 0.129, y = 0.105, the green light emitting portion has a luminance of 300 cd / cm 2, and the color coordinates are x = 0.340.
y = 0.625, the brightness of the red light emitting portion is 200 cd / cm2
Thus, a luminescent color having color coordinates of x = 0.649 and y = 0.338 was obtained, and the light extraction efficiency was improved by 1.5 times as compared with the first embodiment.

【0105】[0105]

【発明の効果】以上のように、本発明により、高速動作
に適し、波形遅延の大きい大型高精細や回路内蔵の表示
パネルにおいて、トランジスタのしきい値を代表とする
特性ばらつきがあっても、その影響を最小にして、OL
EDに流れる電流値の変動を小さくすることができ、高
い表示性能を得る、アクティブマトリクス駆動タイプの
OLED表示装置を提供できる。
As described above, according to the present invention, in a large-sized and high-definition display panel suitable for high-speed operation, having a large waveform delay, and a built-in circuit, even if there is characteristic variation represented by a transistor threshold, Minimize the effect, OL
It is possible to provide an active matrix drive type OLED display device that can reduce the fluctuation of the current value flowing in the ED and obtain high display performance.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の実施の形態1のアクティブマトリクス
型OLED表示装置の画素回路の回路図
FIG. 1 is a circuit diagram of a pixel circuit of an active matrix type OLED display device according to a first embodiment of the present invention.

【図2】本発明の実施の形態1のアクティブマトリクス
型OLED表示装置の画素回路の駆動波形を示す図
FIG. 2 is a diagram showing a drive waveform of a pixel circuit of the active matrix OLED display device according to the first embodiment of the present invention.

【図3】従来のアクティブマトリクス型OLED表示装
置の画素回路の駆動波形を示す図
FIG. 3 is a diagram showing drive waveforms of a pixel circuit of a conventional active matrix OLED display device.

【図4】本発明の実施の形態1のアクティブマトリクス
型OLED表示装置の画素回路の各タイミングにおける
等価回路を示す図
FIG. 4 is a diagram showing an equivalent circuit at each timing of the pixel circuit of the active matrix type OLED display device according to the first embodiment of the present invention.

【図5】従来のアクティブマトリクス型OLED表示装
置の画素回路の第2のタイミングにおける等価回路を示
す図
FIG. 5 is a diagram showing an equivalent circuit of a pixel circuit of a conventional active matrix OLED display device at a second timing.

【図6】本発明の実施の形態1および従来のアクティブ
マトリクス型OLED表示装置の画素回路の第1のトラ
ンジスタの動作点を示す図
FIG. 6 is a diagram showing an operating point of a first transistor of the pixel circuit of the active matrix type OLED display device according to the first embodiment of the present invention.

【図7】本発明の実施の形態1のアクティブマトリクス
型OLED表示装置の画素の平面図
FIG. 7 is a plan view of a pixel of the active matrix OLED display device according to the first embodiment of the present invention.

【図8】本発明の実施の形態1のアクティブマトリクス
型OLED表示装置の画素の断面図
FIG. 8 is a cross-sectional view of a pixel of the active matrix type OLED display device according to the first embodiment of the present invention.

【図9】本発明の実施の形態1のアクティブマトリクス
型OLED表示装置のゲート遅延時間に対する効果を示
す図
FIG. 9 is a diagram showing an effect on the gate delay time of the active matrix type OLED display device according to the first embodiment of the present invention.

【図10】本発明の実施の形態1のアクティブマトリク
ス型OLED表示装置のしきい値ばらつきに対する効果
を示す図
FIG. 10 is a diagram showing an effect of the active matrix type OLED display device according to the first embodiment of the present invention on variations in threshold value.

【図11】本発明の実施の形態2のアクティブマトリク
ス型OLED表示装置の画素回路の回路図
FIG. 11 is a circuit diagram of a pixel circuit of an active matrix type OLED display device according to a second embodiment of the present invention.

【図12】本発明の実施の形態1および実施例2のアク
ティブマトリクス型OLED表示装置の画素回路の第1
のトランジスタの動作点を示す図
FIG. 12 is a first pixel circuit of an active matrix type OLED display device according to Embodiments 1 and 2 of the present invention.
Of the operating point of the transistor

【図13】本発明の実施の形態3のアクティブマトリク
ス型OLED表示装置の画素回路の回路図
FIG. 13 is a circuit diagram of a pixel circuit of an active matrix type OLED display device according to a third embodiment of the present invention.

【図14】本発明の実施の形態6の第2のトランジスタ
のオフ電流の比較を示す図
FIG. 14 is a diagram showing a comparison of off-state currents of the second transistors of Embodiment 6 of the present invention.

【図15】本発明の実施の形態7のアクティブマトリク
ス型OLED表示装置の全体図
FIG. 15 is an overall view of an active matrix type OLED display device according to a seventh embodiment of the present invention.

【図16】本発明の実施の形態8の垂直走査回路の全体
回路図
FIG. 16 is an overall circuit diagram of a vertical scanning circuit according to an eighth embodiment of the present invention.

【図17】図16中のbitblock_c部分の回路
FIG. 17 is a circuit diagram of a bitblock_c portion in FIG.

【図18】図17中のvbuffer_c部分の回路図FIG. 18 is a circuit diagram of a vbuffer_c portion in FIG.

【図19】本発明の実施の形態9のプリチャージ回路の
回路図
FIG. 19 is a circuit diagram of a precharge circuit according to a ninth embodiment of the present invention.

【図20】人の識別限界輝度と明るさの関係を示す図FIG. 20 is a diagram showing the relationship between the identification limit luminance and brightness of a person.

【図21】本発明の実施の形態10のλの変動によるO
LED電流のばらつきを示す図
FIG. 21 shows O according to the variation of λ according to the tenth embodiment of the present invention.
Diagram showing variations in LED current

【図22】本発明の実施の形態10のλのチャネル長依
存性を示す図
FIG. 22 is a diagram showing channel length dependency of λ according to the tenth embodiment of the present invention.

【図23】本発明の実施の形態10の第2のトランジス
タのオフ電流に対するOLED電流のばらつきを示す図
FIG. 23 is a diagram showing variations in OLED current with respect to off-state current of the second transistor of Embodiment 10 of the present invention.

【図24】本発明の実施の形態13のアクティブマトリ
クス型OLED表示装置の画素の断面図
FIG. 24 is a sectional view of a pixel of an active matrix type OLED display device according to a thirteenth embodiment of the present invention.

【図25】従来のアクティブマトリクス型OLED表示
装置の画素回路の回路図
FIG. 25 is a circuit diagram of a pixel circuit of a conventional active matrix type OLED display device.

【符号の説明】[Explanation of symbols]

MDR 第1のトランジスタ MSH 第2のトランジスタ MWR 第3のトランジスタ MCH 第4のトランジスタ GL1 第1の走査線 GL2 第2の走査線 GL3 第3の走査線 DATA 信号線 VDD 電源線 CS 保持用コンデンサ 31 画素電極(アノード電極) 22 OLED層 32 カソード電極 AA 有効表示領域(有効画面) GD 内蔵垂直走査回路 PR 内蔵プリチャージ回路 DT 映像信号線端子 CT カソード端子 AT アノード端子 LS 内蔵レベルシフト回路 MDR first transistor MSH second transistor MWR third transistor MCH 4th transistor GL1 First scan line GL2 second scan line GL3 Third scan line DATA signal line VDD power line CS holding capacitor 31 Pixel electrode (anode electrode) 22 OLED layer 32 cathode electrode AA valid display area (valid screen) GD built-in vertical scanning circuit PR built-in precharge circuit DT video signal line terminal CT cathode terminal AT anode terminal LS built-in level shift circuit

フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) G09G 3/20 G09G 3/20 621M 622 622E 624 624B 680 680T 680V H05B 33/08 H05B 33/08 33/14 33/14 A (72)発明者 中村 亜希子 大阪府門真市大字門真1006番地 松下電器 産業株式会社内 (72)発明者 沼田 幸雄 大阪府門真市大字門真1006番地 松下電器 産業株式会社内 Fターム(参考) 3K007 AB02 AB04 BA06 DA01 DB03 EB00 GA04 5C080 AA06 BB05 DD03 DD07 DD08 EE28 FF11 JJ03 JJ04 JJ05 5C094 AA07 AA08 AA13 AA53 AA55 BA03 BA12 BA27 CA19 CA24 CA25 DA09 DA13 DB01 DB04 EA04 EA05 EA07 EB02 GA10 5G435 AA01 AA04 AA16 BB05 CC09 CC12 HH12 HH13 HH14 Front page continuation (51) Int.Cl. 7 Identification code FI theme code (reference) G09G 3/20 G09G 3/20 621M 622 622E 624 624B 680 680T 680V H05B 33/08 H05B 33/08 33/14 33/14 A (72) Inventor Akiko Nakamura 1006 Kadoma, Kadoma City, Osaka Prefecture Matsushita Electric Industrial Co., Ltd. (72) Inventor, Yukio Numata 1006 Kadoma, Kadoma City, Osaka F Term (Reference) 3K007 AB02 AB04 BA06 DA01 DB03 EB00 GA04 5C080 AA06 BB05 DD03 DD07 DD08 EE28 FF11 JJ03 JJ04 JJ05 5C094 AA07 AA08 AA13 AA53 AA55 BA03 BA12 BA27 CA19 CA24 CA25 DA09 DA13 DB01 DB01 DB04 DB04 EA04 EA05 EA07 H04A12 A13 A01

Claims (22)

【特許請求の範囲】[Claims] 【請求項1】 単位画素が複数のトランジスタとOLE
D素子から成る表示装置において、前記単位画素内に、
ソース電極が電源に接続された第1のトランジスタと、
一方の電極を前記電源に接続され、他方の電極を前記第
1のトランジスタのゲート電極に接続されたコンデンサ
と、ソース電極またはドレイン電極の一方が前記第1の
トランジスタのドレイン電極に接続され、ソース電極ま
たはドレイン電極の他方が前記第1のトランジスタのゲ
ート電極に接続され、ゲート電極が第1の走査線に接続
された第2のトランジスタとソース電極またはドレイン
電極の一方が前記第1のトランジスタのドレイン電極に
接続され、ソース電極またはドレイン電極の他方が信号
線に接続され、ゲート電極が第2の走査線に接続された
第3のトランジスタと、ソース電極またはドレイン電極
の一方が前記第1のトランジスタのドレイン電極に接続
され、ソース電極またはドレイン電極の他方がOLED
素子に接続され、ゲート電極が第3の走査線に接続され
た第4のトランジスタとを有することを特徴とするアク
ティブマトリックス型OLED表示装置
1. A unit pixel includes a plurality of transistors and an OLE.
In a display device including a D element, in the unit pixel,
A first transistor whose source electrode is connected to the power supply;
A capacitor having one electrode connected to the power supply and the other electrode connected to the gate electrode of the first transistor, and one of a source electrode and a drain electrode connected to the drain electrode of the first transistor, and a source The other of the electrode or the drain electrode is connected to the gate electrode of the first transistor, and the second electrode whose gate electrode is connected to the first scanning line and one of the source electrode or the drain electrode are connected to the first transistor. A third transistor connected to the drain electrode, the other of the source electrode and the drain electrode connected to the signal line, and the gate electrode connected to the second scanning line; and one of the source electrode and the drain electrode, Connected to the drain electrode of the transistor, the other of the source electrode and the drain electrode is the OLED
An active matrix OLED display device, comprising: a fourth transistor connected to the element, and a gate electrode connected to the third scanning line.
【請求項2】 単位画素が複数のトランジスタとOLE
D素子から成る表示装置において、前記単位画素内に、
ソース電極が電源に接続された第1のトランジスタと、
一方の電極を前記電源に接続され、他方の電極を前記第
1のトランジスタのゲート電極に接続されたコンデンサ
と、ソース電極またはドレイン電極の一方が前記第1の
トランジスタのゲート電極に接続され、ゲート電極が第
1の走査線に接続された第2のトランジスタとソース電
極またはドレイン電極の一方が信号線に接続され、ゲー
ト電極が第2の走査線に接続された第3のトランジスタ
と、ソース電極またはドレイン電極の一方がOLED素
子に接続され、ゲート電極が第3の走査線に接続された
第4のトランジスタとソース電極またはドレイン電極の
一方が、前記第1のトランジスタのドレイン電極に接続
され、ソース電極またはドレイン電極の他方が、前記第
2のトランジスタのソース電極またはドレイン電極の他
方、前記第3のトランジスタのソース電極またはドレイ
ン電極の他方および前記第4のトランジスタのソース電
極またはドレイン電極の他方に接続された第5のトラン
ジスタとを有することを特徴とするアクティブマトリッ
クス型OLED表示装置
2. A unit pixel includes a plurality of transistors and an OLE.
In a display device including a D element, in the unit pixel,
A first transistor whose source electrode is connected to the power supply;
A capacitor having one electrode connected to the power supply and the other electrode connected to the gate electrode of the first transistor, and one of a source electrode and a drain electrode connected to the gate electrode of the first transistor, and a gate A second transistor whose electrode is connected to the first scanning line and one of a source electrode or a drain electrode connected to the signal line, and a third transistor whose gate electrode is connected to the second scanning line; and a source electrode Alternatively, one of the drain electrodes is connected to the OLED element, the gate electrode is connected to the third scanning line, and one of the source electrode or the drain electrode is connected to the drain electrode of the first transistor, The other of the source electrode and the drain electrode is the other of the source electrode and the drain electrode of the second transistor, and the other is the third transistor. An active matrix type OLED display device characterized by having a fifth transistor connected to the other of the other and the source electrode or the drain electrode of the fourth transistor of the source electrode and the drain electrode of Njisuta
【請求項3】 前記第2および第3の走査線が共通であ
り、前記第3のトランジスタと第4のトランジスタが異
なった導電型であること特徴とする請求項1および請求
項2記載のアクティブマトリックス型OLED表示装置
3. The active device according to claim 1, wherein the second and third scanning lines are common, and the third transistor and the fourth transistor have different conductivity types. Matrix type OLED display device
【請求項4】 前記第3のトランジスタと前記第4のト
ランジスタが一方が導通状態の時、他方は非道通状態に
なるような閾値特性を有していること特徴とする請求項
3記載のアクティブマトリックス型OLED表示装置
4. The active element according to claim 3, wherein the third transistor and the fourth transistor have threshold characteristics such that when one is in a conducting state, the other is in a non-conducting state. Matrix type OLED display device
【請求項5】 前記トランジスタは、ポリシリコンを用
いた薄膜トランジスタ素子であることを特徴とする請求
項1から4記載のアクティブマトリックス型OLED表
示装置
5. The active matrix type OLED display device according to claim 1, wherein the transistor is a thin film transistor element using polysilicon.
【請求項6】 前記第1のトランジスタは、ホール導電
型のトランジスタであることを特徴とする請求項5記載
のアクティブマトリックス型OLED表示装置
6. The active matrix type OLED display device according to claim 5, wherein the first transistor is a hole conductive type transistor.
【請求項7】 前記第2のトランジスタは、ゲート電極
を共通のゲート線に接続された2つ以上のトランジスタ
素子を直列に接続して成ることを特徴とする請求項5お
よび6記載のアクティブマトリックス型OLED表示装
7. The active matrix according to claim 5, wherein the second transistor is formed by connecting in series two or more transistor elements whose gate electrodes are connected to a common gate line. Type OLED display device
【請求項8】 アクティブマトリックス型OLED表示
装置の垂直走査用回路あるいは水平駆動回路に用いるト
ランジスタ素子の少なくとも一つが、画素内のトランジ
スタ素子と同時に形成されることを特徴とする請求項5
から7記載のアクティブマトリックス型OLED表示装
8. The at least one transistor element used in a vertical scanning circuit or a horizontal driving circuit of an active matrix type OLED display device is formed simultaneously with a transistor element in a pixel.
To 7 active matrix type OLED display device
【請求項9】 前記垂直走査回路は、外部または内部の
シフトレジスタの1つの出力から3つの異なるパルス幅
と位相を有する走査波形を発生させる回路を含むことを
特徴とする請求項8記載のアクティブマトリックス型O
LED表示装置
9. The active device according to claim 8, wherein the vertical scanning circuit includes a circuit for generating a scanning waveform having three different pulse widths and phases from one output of an external or internal shift register. Matrix type O
LED display device
【請求項10】 前記水平駆動回路は、垂直走査期間の
一部の期間において、前記映像信号に対応した電流を遮
断し、前記信号線を一定の電位にするための充電回路を
有することを特徴とする請求項8および9記載のアクテ
ィブマトリックス型OLED表示装置
10. The horizontal driving circuit includes a charging circuit for cutting off a current corresponding to the video signal and keeping the signal line at a constant potential during a part of a vertical scanning period. Active matrix type OLED display device according to claim 8 or 9.
【請求項11】 前記隣接する画素間の発光輝度の変化
が最大2%であることを特徴とする請求項1から10記
載のアクティブマトリックス型OLED表示装置
11. The active-matrix OLED display device according to claim 1, wherein the change in emission luminance between the adjacent pixels is 2% at maximum.
【請求項12】 請求項1から11項記載のアクティブ
マトリックス型OLED表示装置を用いることを特徴と
する携帯端末用のディスプレイ
12. A display for a mobile terminal, which uses the active matrix type OLED display device according to any one of claims 1 to 11.
【請求項13】 請求項1から11項記載のアクティブ
マトリックス型OLED表示装置を用いることを特徴と
する大型テレビ
13. A large-sized television using the active matrix type OLED display device according to any one of claims 1 to 11.
【請求項14】 請求項1から11項記載のアクティブ
マトリックス型OLED表示装置を用いることを特徴と
する高精細モニタ
14. A high-definition monitor using the active-matrix OLED display device according to claim 1. Description:
【請求項15】 単位画素が複数のトランジスタならび
にOLED素子から成る表示装置において、 第1の走査線および第2の走査線をアクティブにするこ
とにより、第1のトランジスタのゲート電極とドレイン
電極を、第2のトランジスタを介して導通状態にし、前
記第1のトランジスタおよび第3のトランジスタを通し
て、電源から信号線に向けて、映像信号に対応した値の
電流を流した後、 第1の走査線を非アクティブにすることにより、前記第
1のトランジスタのゲート電圧を保持し、 前記第1の走査線を非アクティブした後、前記第2の走
査線を非アクティブにし、 前記第2の走査線を非アクティブにした後、第3の走査
線をアクティブとし、 第4のトランジスタを通して、前記映像信号に対応した
値の電流を前記OLEDに流すことを特徴とするアクテ
ィブマトリックス型OLED表示装置の駆動方法
15. In a display device in which a unit pixel includes a plurality of transistors and an OLED element, a gate electrode and a drain electrode of the first transistor are activated by activating a first scanning line and a second scanning line. After making a current through the second transistor and passing a current having a value corresponding to the video signal from the power source toward the signal line through the first transistor and the third transistor, the first scanning line is connected. By deactivating, the gate voltage of the first transistor is held, the first scanning line is deactivated, the second scanning line is deactivated, and the second scanning line is deactivated. After being activated, the third scan line is activated and a current having a value corresponding to the video signal is passed through the OLED through the fourth transistor. The driving method of an active matrix type OLED display device, characterized in that
【請求項16】 単位画素が複数のトランジスタならび
にOLED素子から成る表示装置において、 第1の走査線および第2の走査線をアクティブにし、第
1のトランジスタのゲート電極と第5のトランジスタの
ドレイン電極を、第2のトランジスタを介して導通状態
にすると共に、第5のトランジスタのゲート電圧に、所
定のバイアス電圧を印加し、前記第1のトランジスタ、
第3のトランジスタおよび第5のトランジスタを通し
て、電源から信号線に向けて、映像信号に対応した値の
電流を流した後、 第1の走査線を非アクティブにすることにより、前記第
1のトランジスタのゲート電圧を保持し、 前記第1の走査線を非アクティブした後、前記第2の走
査線を非アクティブにし、 前記第2の走査線を非アクティブにした後、第3の走査
線をアクティブとし、第4のトランジスタを通して、前
記映像信号に対応した値の電流を前記OLEDに流すこ
とを特徴とするアクティブマトリックス型OLED表示
装置の駆動方法
16. A display device in which a unit pixel includes a plurality of transistors and an OLED element, in which a first scanning line and a second scanning line are activated, and a gate electrode of the first transistor and a drain electrode of the fifth transistor are formed. Is turned on via the second transistor, and a predetermined bias voltage is applied to the gate voltage of the fifth transistor,
A current having a value corresponding to a video signal is made to flow from the power supply to the signal line through the third transistor and the fifth transistor, and then the first scanning line is made inactive, whereby the first transistor Hold the gate voltage of the second scanning line, deactivate the first scanning line, deactivate the second scanning line, deactivate the second scanning line, and activate the third scanning line. And driving a current having a value corresponding to the video signal through the fourth transistor to the OLED.
【請求項17】 単位画素が複数のトランジスタならび
にOLED素子から成る表示装置において、 第1の走査線および第2の走査線をアクティブにするこ
とにより、第1のトランジスタのゲート電極とドレイン
電極を、第2のトランジスタを介して導通状態にし、前
記第1のトランジスタおよび第3のトランジスタを通し
て、電源から信号線に向けて、映像信号に対応した値の
電流を流した後、 第1の走査線を非アクティブにすることにより、前記第
1のトランジスタのゲート電圧を保持し、 前記第1の走査線を非アクティブした後、 前記第2の走査線を第3のトランジスタに対して非アク
ティブ、第4のトランジスタに対してアクティブとし、 第4のトランジスタを通して、前記映像信号に対応した
値の電流を前記OLEDに流すことを特徴とするアクテ
ィブマトリックス型OLED表示装置の駆動方法
17. In a display device in which a unit pixel includes a plurality of transistors and an OLED element, a gate electrode and a drain electrode of the first transistor are activated by activating a first scanning line and a second scanning line. After making a current through the second transistor and passing a current having a value corresponding to the video signal from the power source toward the signal line through the first transistor and the third transistor, the first scanning line is connected. By deactivating, the gate voltage of the first transistor is held, the first scanning line is deactivated, and then the second scanning line is deactivated with respect to the third transistor. Of the transistor, and a current having a value corresponding to the video signal is passed through the OLED through the fourth transistor. The driving method of an active matrix type OLED display device comprising
【請求項18】 単位画素が複数のトランジスタならび
にOLED素子から成る表示装置において、 第1の走査線および第2の走査線をアクティブにし、第
1のトランジスタのゲート電極と第5のトランジスタの
ドレイン電極を、第2のトランジスタを介して導通状態
にすると共に、第5のトランジスタのゲート電圧に、所
定のバイアス電圧を印加し、前記第1のトランジスタ、
第3のトランジスタおよび第5のトランジスタを通し
て、電源から信号線に向けて、映像信号に対応した値の
電流を流した後、 第1の走査線を非アクティブにすることにより、前記第
1のトランジスタのゲート電圧を保持し、 前記第1の走査線を非アクティブした後、 前記第2の走査線を第3のトランジスタに対して非アク
ティブ、第4のトランジスタに対してアクティブとし、 第4のトランジスタを通して、前記映像信号に対応した
値の電流を前記OLEDに流すことを特徴とするアクテ
ィブマトリックス型OLED表示装置の駆動方法
18. A display device in which a unit pixel includes a plurality of transistors and an OLED element, in which a first scanning line and a second scanning line are activated, and a gate electrode of the first transistor and a drain electrode of the fifth transistor are formed. Is turned on via the second transistor, and a predetermined bias voltage is applied to the gate voltage of the fifth transistor,
A current having a value corresponding to a video signal is made to flow from the power supply to the signal line through the third transistor and the fifth transistor, and then the first scanning line is made inactive, whereby the first transistor Hold the gate voltage of the second scanning line and deactivate the first scanning line, and then make the second scanning line inactive with respect to the third transistor and active with respect to the fourth transistor. A method of driving an active matrix type OLED display device, characterized in that a current having a value corresponding to the video signal is passed through the OLED through
【請求項19】 単位画素が複数のトランジスタならび
にOLED素子から成る表示装置において、 ソース電極が電源に接続された第1のトランジスタのゲ
ート電極にソース電極またはドレイン電極の一方が接続
され、前記第1のトランジスタのドレイン電極に、ソー
ス電極またはドレイン電極の他方が接続された第2のト
ランジスタのゲート電極に接続された第1の走査線の電
圧を、前記第2のトランジスタが非道通状態になるよう
に非アクティブにした後、 ソース電極またはドレイン電極の一方が第1のトランジ
スタのドレイン電極に接続され、ソース電極またはドレ
イン電極の他方が信号線に接続され第3のトランジスタ
のゲート電極に接続された第2の走査線の電圧を、前記
第3のトランジスタが非道通状態になるように非アクテ
ィブにし、 ソース電極またはドレイン電極の一方が前記第1のトラ
ンジスタのドレイン電極に接続され、ソース電極または
ドレイン電極の他方がOLED素子に接続された第4の
トランジスタのゲート電極に接続された第3の走査線の
電圧を、前記第4のトランジスタ素子が導通状態になる
ようにアクティブにすることを特徴とするアクティブマ
トリックス型OLED表示装置の駆動方法
19. A display device in which a unit pixel includes a plurality of transistors and an OLED element, and one of a source electrode and a drain electrode is connected to a gate electrode of a first transistor whose source electrode is connected to a power source, and the first electrode is connected to the gate electrode of the first transistor. The drain electrode of the transistor is connected to the gate electrode of the second transistor, the other of which is connected to the source electrode or the drain electrode, so that the voltage of the first scanning line is cut off from the second transistor. After being deactivated, one of the source electrode and the drain electrode is connected to the drain electrode of the first transistor, the other of the source electrode and the drain electrode is connected to the signal line, and connected to the gate electrode of the third transistor. The voltage of the second scanning line is deactivated so that the third transistor becomes non-conductive. One of the source electrode and the drain electrode is connected to the drain electrode of the first transistor, and the other of the source electrode and the drain electrode is connected to the gate electrode of the fourth transistor connected to the OLED element. A method of driving an active matrix type OLED display device, characterized in that a voltage of a scanning line is activated so that the fourth transistor element becomes conductive.
【請求項20】 単位画素が複数のトランジスタならび
にOLED素子から成る表示装置において、 ソース電極が電源に接続された第1のトランジスタのゲ
ート電極にソース電極またはドレイン電極の一方が接続
され、前記第1のトランジスタのドレイン電極に、ソー
ス電極またはドレイン電極の他方が接続された第2のト
ランジスタのゲート電極に接続された第1の走査線の電
圧を、前記第2のトランジスタが非道通状態になるよう
に非アクティブにした後、 ソース電極またはドレイン電極の一方が第1のトランジ
スタのドレイン電極に接続され、ソース電極またはドレ
イン電極の他方が信号線に接続され第3のトランジスタ
のゲート電極と、 ソース電極またはドレイン電極の一方が前記第1のトラ
ンジスタのドレイン電極に接続され、ソース電極または
ドレイン電極の他方がOLED素子に接続された第4の
トランジスタのゲート電極に接続された第2の走査線の
電圧を、前記第3のトランジスタが非道通状態になり、
前記第4のトランジスタ素子が導通状態になるようにす
ることを特徴とするアクティブマトリックス型OLED
表示装置の駆動方法
20. In a display device in which a unit pixel includes a plurality of transistors and an OLED element, one of a source electrode and a drain electrode is connected to a gate electrode of a first transistor whose source electrode is connected to a power source, and the first electrode is connected to the first electrode. The drain electrode of the transistor is connected to the gate electrode of the second transistor, the other of which is connected to the source electrode or the drain electrode, so that the voltage of the first scanning line is cut off from the second transistor. After being deactivated, one of the source electrode or the drain electrode is connected to the drain electrode of the first transistor, the other of the source electrode or the drain electrode is connected to the signal line, and the gate electrode of the third transistor and the source electrode are connected. Alternatively, one of the drain electrodes is connected to the drain electrode of the first transistor, The other of the source electrode or the drain electrode is connected to the gate electrode of the fourth transistor connected to the OLED element, and the voltage of the second scanning line is turned off by the third transistor,
An active matrix OLED characterized in that the fourth transistor element is made conductive.
Driving method of display device
【請求項21】 単位画素が複数のトランジスタならび
にOLED素子から成る表示装置において、 ソース電極またはドレイン電極の一方が、前記第1のト
ランジスタのドレイン電極に接続され、ソース電極また
はドレイン電極の他方が、前記第2のトランジスタのソ
ース電極またはドレイン電極の他方、前記第3のトラン
ジスタのソース電極またはドレイン電極の他方および前
記第4のトランジスタのソース電極またはドレイン電極
の他方に接続された第5のトランジスタのゲート電極に
所定のバイアス電圧を印加することを特徴とする請求項
20および21記載のアクティブマトリックス型OLE
D表示装置の駆動方法
21. In a display device in which a unit pixel is composed of a plurality of transistors and an OLED element, one of a source electrode and a drain electrode is connected to a drain electrode of the first transistor, and the other of the source electrode and the drain electrode is A second transistor connected to the other of the source electrode and the drain electrode of the second transistor, the other of the source electrode and the drain electrode of the third transistor, and the other of the source electrode and the drain electrode of the fourth transistor. 22. The active matrix type OLE according to claim 20, wherein a predetermined bias voltage is applied to the gate electrode.
Driving method of D display device
【請求項22】 前記所定のバイアス電圧は、前記第1
のトランジスタおよび第5のトランジスタが、共に飽和
領域で動作するように設定されることを特徴とする請求
項16、18および21記載のアクティブマトリックス
型OLED表示装置の駆動方法
22. The predetermined bias voltage is the first bias voltage.
22. The method for driving an active matrix type OLED display device according to claim 16, wherein both the transistor and the fifth transistor are set to operate in a saturation region.
JP2001231443A 2001-07-31 2001-07-31 Active matrix type oled display device and its driving circuit Pending JP2003043995A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001231443A JP2003043995A (en) 2001-07-31 2001-07-31 Active matrix type oled display device and its driving circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001231443A JP2003043995A (en) 2001-07-31 2001-07-31 Active matrix type oled display device and its driving circuit

Publications (1)

Publication Number Publication Date
JP2003043995A true JP2003043995A (en) 2003-02-14

Family

ID=19063494

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001231443A Pending JP2003043995A (en) 2001-07-31 2001-07-31 Active matrix type oled display device and its driving circuit

Country Status (1)

Country Link
JP (1) JP2003043995A (en)

Cited By (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003195811A (en) * 2001-08-29 2003-07-09 Nec Corp Current load device and its driving method
JP2004127592A (en) * 2001-09-28 2004-04-22 Semiconductor Energy Lab Co Ltd Manufacturing method of light-emitting device
WO2004053825A1 (en) * 2002-12-06 2004-06-24 Toshiba Matsushita Display Technology Co., Ltd. Display, active matrix substrate and driving method
JP2004252104A (en) * 2003-02-19 2004-09-09 Seiko Epson Corp Electro-optic device, method for driving electro-optic device, and electronic equipment
JP2004334199A (en) * 2003-05-07 2004-11-25 Samsung Electronics Co Ltd Four-color conversion method and its device, and organic electroluminescence display device using the same
JP2005520192A (en) * 2002-03-13 2005-07-07 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ Electroluminescence display device
JPWO2003091977A1 (en) * 2002-04-26 2005-09-02 東芝松下ディスプレイテクノロジー株式会社 EL display panel driver circuit
CN100361179C (en) * 2003-09-17 2008-01-09 精工爱普生株式会社 Electronic circuit and its driving method,eletrooptical device andelectronic machine
US7319447B2 (en) 2003-02-11 2008-01-15 Tpo Displays Corp. Pixel driving circuit and method for use in active matrix electron luminescent display
JP2008014995A (en) * 2006-07-03 2008-01-24 Seiko Epson Corp Light emitting apparatus, drive method of pixel circuit, and drive circuit
CN100365690C (en) * 2003-06-30 2008-01-30 胜华科技股份有限公司 Current driving device and method for active organic light-emitting diode
JP2008242496A (en) * 2001-08-29 2008-10-09 Nec Corp Current load device
EP2006915A2 (en) * 2006-03-29 2008-12-24 Pioneer Corporation Organic thin film transistor device and method for manufacturing same
JP2009008874A (en) * 2007-06-28 2009-01-15 Sony Corp Display device and method of driving the same
US7573442B2 (en) 2002-12-06 2009-08-11 Toshiba Matsushita Display Technology Co., Ltd. Display, active matrix substrate, and driving method
JP2009220531A (en) * 2008-03-18 2009-10-01 Casio Comput Co Ltd Light exposure system and image forming apparatus
JP2009237558A (en) * 2008-03-05 2009-10-15 Semiconductor Energy Lab Co Ltd Driving method for semiconductor device
JP2010006023A (en) * 2008-06-30 2010-01-14 Casio Comput Co Ltd Exposure device and image forming apparatus
US7880695B2 (en) 2007-02-21 2011-02-01 Sony Corporation Display apparatus, method of driving a display, and electronic device
WO2019242210A1 (en) * 2018-06-21 2019-12-26 武汉华星光电半导体显示技术有限公司 Manufacturing method for organic light-emitting diode display
JP2021092792A (en) * 2011-09-14 2021-06-17 株式会社半導体エネルギー研究所 Light-emitting device

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1998048403A1 (en) * 1997-04-23 1998-10-29 Sarnoff Corporation Active matrix light emitting diode pixel structure and method
WO1999065011A2 (en) * 1998-06-12 1999-12-16 Koninklijke Philips Electronics N.V. Active matrix electroluminescent display devices
WO2001006484A1 (en) * 1999-07-14 2001-01-25 Sony Corporation Current drive circuit and display comprising the same, pixel circuit, and drive method
JP2001056667A (en) * 1999-08-18 2001-02-27 Tdk Corp Picture display device
JP2002215095A (en) * 2001-01-22 2002-07-31 Pioneer Electronic Corp Pixel driving circuit of light emitting display
JP2003022049A (en) * 2001-07-09 2003-01-24 Seiko Epson Corp Circuit, driver circuit, organic electroluminescent display device, electro-optical device, electronic apparatus, method of controlling current supply to organic electroluminescent pixel and method for driving circuit

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1998048403A1 (en) * 1997-04-23 1998-10-29 Sarnoff Corporation Active matrix light emitting diode pixel structure and method
WO1999065011A2 (en) * 1998-06-12 1999-12-16 Koninklijke Philips Electronics N.V. Active matrix electroluminescent display devices
WO2001006484A1 (en) * 1999-07-14 2001-01-25 Sony Corporation Current drive circuit and display comprising the same, pixel circuit, and drive method
JP2001056667A (en) * 1999-08-18 2001-02-27 Tdk Corp Picture display device
JP2002215095A (en) * 2001-01-22 2002-07-31 Pioneer Electronic Corp Pixel driving circuit of light emitting display
JP2003022049A (en) * 2001-07-09 2003-01-24 Seiko Epson Corp Circuit, driver circuit, organic electroluminescent display device, electro-optical device, electronic apparatus, method of controlling current supply to organic electroluminescent pixel and method for driving circuit

Cited By (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4603233B2 (en) * 2001-08-29 2010-12-22 日本電気株式会社 Current load element drive circuit
JP2003195811A (en) * 2001-08-29 2003-07-09 Nec Corp Current load device and its driving method
JP2008242496A (en) * 2001-08-29 2008-10-09 Nec Corp Current load device
JP2004127592A (en) * 2001-09-28 2004-04-22 Semiconductor Energy Lab Co Ltd Manufacturing method of light-emitting device
JP2005520192A (en) * 2002-03-13 2005-07-07 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ Electroluminescence display device
JPWO2003091977A1 (en) * 2002-04-26 2005-09-02 東芝松下ディスプレイテクノロジー株式会社 EL display panel driver circuit
WO2004053825A1 (en) * 2002-12-06 2004-06-24 Toshiba Matsushita Display Technology Co., Ltd. Display, active matrix substrate and driving method
US7573442B2 (en) 2002-12-06 2009-08-11 Toshiba Matsushita Display Technology Co., Ltd. Display, active matrix substrate, and driving method
US7319447B2 (en) 2003-02-11 2008-01-15 Tpo Displays Corp. Pixel driving circuit and method for use in active matrix electron luminescent display
US7348942B2 (en) 2003-02-19 2008-03-25 Seiko Epson Corporation Electro-optical device, method of driving electro-optical device, and electronic apparatus
JP2004252104A (en) * 2003-02-19 2004-09-09 Seiko Epson Corp Electro-optic device, method for driving electro-optic device, and electronic equipment
JP2004334199A (en) * 2003-05-07 2004-11-25 Samsung Electronics Co Ltd Four-color conversion method and its device, and organic electroluminescence display device using the same
CN100365690C (en) * 2003-06-30 2008-01-30 胜华科技股份有限公司 Current driving device and method for active organic light-emitting diode
CN100361179C (en) * 2003-09-17 2008-01-09 精工爱普生株式会社 Electronic circuit and its driving method,eletrooptical device andelectronic machine
EP2006915A2 (en) * 2006-03-29 2008-12-24 Pioneer Corporation Organic thin film transistor device and method for manufacturing same
EP2006915A4 (en) * 2006-03-29 2012-10-24 Pioneer Corp Organic thin film transistor device and method for manufacturing same
JP2008014995A (en) * 2006-07-03 2008-01-24 Seiko Epson Corp Light emitting apparatus, drive method of pixel circuit, and drive circuit
KR101363380B1 (en) 2006-07-03 2014-02-14 세이코 엡슨 가부시키가이샤 Light emitting device, method of driving pixel circuit, and driving circuit
US7880695B2 (en) 2007-02-21 2011-02-01 Sony Corporation Display apparatus, method of driving a display, and electronic device
US9361829B2 (en) 2007-02-21 2016-06-07 Sony Corporation Display apparatus, method of driving a display, and electronic device
US9761174B2 (en) 2007-02-21 2017-09-12 Sony Corporation Display apparatus, method of driving a display, and electronic device
US8026874B2 (en) 2007-02-21 2011-09-27 Sony Corporation Display apparatus, method of driving a display, and electronic device
US8130178B2 (en) 2007-02-21 2012-03-06 Sony Corporation Display apparatus, method of driving a display, and electronic device
US9552772B2 (en) 2007-02-21 2017-01-24 Sony Corporation Display apparatus, method of driving a display, and electronic device
US8362982B2 (en) 2007-02-21 2013-01-29 Sony Corporation Display apparatus, method of driving a display, and electronic device
US9129925B2 (en) 2007-02-21 2015-09-08 Sony Corporation Display apparatus, method of driving a display, and electronic device
US8884851B2 (en) 2007-02-21 2014-11-11 Sony Corporation Display apparatus, method of driving a display, and electronic device
US8659584B2 (en) 2007-02-21 2014-02-25 Sony Corporation Display apparatus, method of driving a display, and electronic device
US8698711B2 (en) 2007-02-21 2014-04-15 Sony Corporation Display apparatus, method of driving a display, and electronic device
KR101425892B1 (en) 2007-02-21 2014-08-05 소니 주식회사 Display apparatus, method of driving a display, and electronic device
JP2009008874A (en) * 2007-06-28 2009-01-15 Sony Corp Display device and method of driving the same
US8896502B2 (en) 2007-06-28 2014-11-25 Sony Corporation Display device and method for driving the same
TWI396161B (en) * 2007-06-28 2013-05-11 Sony Corp Display device and method for driving the same
US8791929B2 (en) 2008-03-05 2014-07-29 Semiconductor Energy Laboratory Co., Ltd. Driving method of semiconductor device
JP2009237558A (en) * 2008-03-05 2009-10-15 Semiconductor Energy Lab Co Ltd Driving method for semiconductor device
US9824626B2 (en) 2008-03-05 2017-11-21 Semiconductor Energy Laboratory Co., Ltd. Driving method of semiconductor device
JP2022107733A (en) * 2008-03-05 2022-07-22 株式会社半導体エネルギー研究所 Driving method of semiconductor device
JP2009220531A (en) * 2008-03-18 2009-10-01 Casio Comput Co Ltd Light exposure system and image forming apparatus
JP2010006023A (en) * 2008-06-30 2010-01-14 Casio Comput Co Ltd Exposure device and image forming apparatus
JP2021092792A (en) * 2011-09-14 2021-06-17 株式会社半導体エネルギー研究所 Light-emitting device
JP7014919B2 (en) 2011-09-14 2022-02-01 株式会社半導体エネルギー研究所 Luminescent device
WO2019242210A1 (en) * 2018-06-21 2019-12-26 武汉华星光电半导体显示技术有限公司 Manufacturing method for organic light-emitting diode display

Similar Documents

Publication Publication Date Title
JP2003043995A (en) Active matrix type oled display device and its driving circuit
KR100888004B1 (en) Current drive circuit and display comprising the same, pixel circuit, and drive method
US7193591B2 (en) Current drive circuit and display device using same, pixel circuit, and drive method
JP4452076B2 (en) EL display device.
JP4092857B2 (en) Image display device
CA2438577C (en) Pixel current driver for organic light emitting diode displays
US7414600B2 (en) Pixel current driver for organic light emitting diode displays
US7569849B2 (en) Pixel driver circuit and pixel circuit having the pixel driver circuit
JP2003150112A (en) Oled display device and its driving method
TWI453720B (en) Semiconductor device
JP2001005426A (en) El display device and electronic device
KR20010051698A (en) Display device
TW200405237A (en) Display apparatus and driving method of display apparatus
TW201044664A (en) Semiconductor device, and display device, driving method and electronic apparatus thereof
KR20020080002A (en) Active-matrix display, active-matrix organic electroluminescence display, and methods for driving them
EP4102573A1 (en) Display panel, display device including the same, and manufacturing method thereof
CN106463090B (en) The driving method and electronic equipment of display device, display device
JP2003140611A (en) El display element, its driving method and display for portable terminal using the same
JP4049191B2 (en) Image display device
JP2004347628A (en) El display element, el display device and driving method of el display element
JP4049190B2 (en) Image display apparatus and driving method thereof
JP4079198B2 (en) Image display apparatus and driving method thereof
US20230386407A1 (en) Pixel circuit and display apparatus comprising pixel circuit
JP2009244528A (en) Display device
JP4353300B2 (en) Image display apparatus and driving method thereof

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080516

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20080612

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20091119

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100126

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20100615